This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS7A4701EVM-094:PSRR 测量问题

Guru**** 2439600 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1537683/tps7a4701evm-094-psrr-measurement-problem

器件型号:TPS7A4701EVM-094

工具/软件:

您好、专家、

我正在使用示波器测量此 EVM 上的 PSRR。 请查找随附的设置结果。

e2e.ti.com/.../testdata-july.xlsx

我有 2 个问题,这完全信用 我的结果上面:

  1. 在低频范围内、输出纹波完全被本底噪声覆盖、我认为这可能是由探头和示波器产生的。
  2. 在高频范围内、输出纹波似乎会由输入纹波产生 EMI 耦合。 因为即使我关闭 EVM、输出纹波仍然存在。

问题包括:

  1. 如果使用网络分析器、应如何避免探头发出的噪音?
  2. 如何防止输入纹波耦合到输出?
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    如果我使用网络分析器、我应该如何避免探头产生的噪音?

    应立即在 Vin 或 Vout 引脚上使用高阻抗探头(示波器或网络分析器)测量 Vin 和 Vout、以更大限度地减小设置电感的影响。  测试设置不应使用任何长导线、因为这会增加电感并影响结果。 如果可能、使用 SMA/BNC 连接。  在选择交流和直流输入的值时、应考虑以下条件:
    VAC (max)+ VDC < LDO 的 Vabs (max)
    VDC–VAC > LDO 的 VUVLO
    此外、如果出现以下情况、则可以获得最佳结果:
    VDC–VAC>Vout + Vdo + 0.5、其中 Vout 是 LDO 的输出电压、Vdo 是
    工作点的指定压降电压。

    您也可以使用 Omicron Labs 的 Bode100 系统。 这样就可以在测量之前进行校准、从而可以忽略设置中的任何噪声。 我们专门使用该系统在实验室中进行 PSRR 测量。

    如何防止输入纹波耦合到输出?

    可以使用较小的交流信号、例如 200mVpp。 消除测量设置中的所有环路。 高于 LDO 的单位增益频率时、 反馈环路的影响非常小、因此输出电容器在占主导地位、以及从 VIN 到 VOUT 的任何寄生效应。 为获得该频率范围内的理想结果、消除任何寄生效应非常重要。

    请查看这些应用手册 、以便更好地了解 PSRR 测量:了解线性稳压器中的电源纹波抑制、 LDO PSRR 测量简化版(修订版 A)

    此致

    Ishaan