请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
部件号:TPS2662 您好,
FLT信号有一些自相矛盾的,或者定义可能不简单。
根据数据表,我们拥有:
但在同一页上,我们看到了
正如您在第二张图片上看到的,FLT从UVLO下降的时间是6US,但根据第一张图片,时间是875US。 数据表中的图表也显示了这一较高的延迟。
以下哪一项是正确的? 或者至少,这是什么解释。
此致,
Miroslav
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好,
FLT信号有一些自相矛盾的,或者定义可能不简单。
根据数据表,我们拥有:
但在同一页上,我们看到了
正如您在第二张图片上看到的,FLT从UVLO下降的时间是6US,但根据第一张图片,时间是875US。 数据表中的图表也显示了这一较高的延迟。
以下哪一项是正确的? 或者至少,这是什么解释。
此致,
Miroslav
你好 ,Miroslav,
感谢您的联系!
这两个路径是FLT/的单独控制路径,如您在结构图中所见。 Swen/来自UVLO,PGOOD来自内部栅极电压。
此致,
Rakesh
谢谢Rakesh。 本节不介绍当前保护的路径。 也是Swen?
你好 ,Miroslav,
对于UVLO,OVP,热关闭和反向电流故障,Swen信号会发生变化。
此致,
Rakesh
再次感谢,对FLT的过流影响是什么?
根据块原理图,过电流和FLT信号之间没有关系。 根据数据表中的图形,它在~1毫秒后下降。 我们使用的TPS2.6621万没有触发器。
你好 ,Miroslav,
在过电流事件中,对门进行调节以限制电流。 因此,门增强 信号变低,这表示有FLT。
此致,
Rakesh