This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPS53647:关于 PGOOD (VR_RDY)

Guru**** 1791630 points
Other Parts Discussed in Thread: TPS53647
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1016365/tps53647-about-pgood-vr_rdy

器件型号:TPS53647

以 TPS53647为例、原理应相同。

我 提出了一个有趣的问题,值得在我的方面反思,希望从专家的想法中学习。

我们知道 VR_RDY 通过电阻上拉至3.3V 以指示输出状态、但如果该辅助3.3V 单独供电(与引脚14不同)并在加电/断电期间持续供电、并且该3.3V 也用于板载 SoC 电源。

基于这种情况、如果我启用 V5级升压和降压(5V UVLO 及其恢复)的器件、以下波形是否正确? 如果这是正确的、SoC 需要额外的努力来确定哪一个是 VR_RDY 的"真正"高级、对吧?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    这是正确的波形。 VR_RDY 引脚为开漏。 因此、如果控制器电源可用、该引脚将拉低。

    谢谢。

    此致、

    Rama。