大家好、
对数据表中的图6-5有疑问。 在压降电压与输入电压的线性之前、曲线的线性度是多少? 根据温度、在输入达到~1.8V 之前、压降似乎高于输入电压。 这是否意味着输出将调节为负电压、或者我是否错误地读取了该曲线?
Matt
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
对数据表中的图6-5有疑问。 在压降电压与输入电压的线性之前、曲线的线性度是多少? 根据温度、在输入达到~1.8V 之前、压降似乎高于输入电压。 这是否意味着输出将调节为负电压、或者我是否错误地读取了该曲线?
Matt
您好、Matt、
感谢您的提问。 我认为该图没有提到正确的测试条件。 测试条件被称为 IOUT = 1mA、但我确信该图是在满负载条件下生成的。 当输入接近1.8V 时、在满负载时、LDO 不再能够提供电流、输出变为负、 LDO 不再进行调节。 我认为这会导致 ESD 二极管导通、导致 Vout ~-700mV、因此在输入电压为1.5V 时、压降(Vin - Vout)假设值为~2.2V。
对于 Vout=1V、电气特性表建议、对于300mA 的负载电流、最大压降为1.3V。 因此、我们可以推断 FET 漏源极电阻 RDS on 为~4.4Ohms (1.3V/0.3A)。 对于1mA 的负载电流、稳压所需的压降约为5mV (4.4Ohm* 1mA)。 因此、当 Vout = 1V 且 IOUT = 1mA 时、即使在输入电压= 1.5V 时、器件也能正常调节。 因此、对于该测试条件(Vout = 1V、Iout = 1mA)、 正确的图将在1.5V≤Vin ≤2.5V 时继续保持线性、因为它在 Vin ≥2.5V 时。 我希望这种解释会有所帮助、如果您有更多问题、请随时与我们联系。 谢谢!
此致、 斯里卡纳特