主题中讨论的其他器件: PMP6712
您好!
我的设计与使用"ucc28950"的 PMP6712非常相似、在该设计中、当我尝试加载输出时、输出电压会大幅下降、而我的 Q4 MOSFET (如图所示)变得非常热


This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好!
我的设计与使用"ucc28950"的 PMP6712非常相似、在该设计中、当我尝试加载输出时、输出电压会大幅下降、而我的 Q4 MOSFET (如图所示)变得非常热
您好!
我还附加了一个应用手册链接、该应用手册回顾了如何使用 UCC28950设计移相全桥。 内部有一个与 应用手册一起提供的 Excel 设计工具链接。 您可以使用应用手册和 Excel 设计工具来仔细检查您的设计。
https://www.ti.com/lit/pdf/slua560
UCC28950 600 W 评估模块是您可能会觉得有用的另一种工具。 以下链接将带您访问用户指南、您可以从 TI.com https://www.ti.com/lit/pdf/sluub02购买 EVM
您可以研究 EVM 并比较 COMP、CS 和栅极驱动波形、并将其与您的设计进行比较。 这有助于确定您的设计不能实现全功率的原因。
此致、
您好!
您的 SS 和 CS 引脚上有很多噪声。 如果该噪声为真、则会导致您的电路行为错误。
您是否参考 UCC28950 IC 接地进行了测量? 如果是、您可能需要重新进行测量。
您的电流感应信号看起来不正确。 您是否正确设置了 CS 变压器?
以下波形显示了 CS 信号的外观。 CH1是变压器一次侧的电压。
CH2是 FET QA 的栅极、CH3是 FET QB 的栅极电压。 CH4是 CS 检测信号。 请注意、这些波形取自使用栅极驱动变压器的设计。 但是、CS 信号是正确的。
您可能还会遇到布局问题。 之前参考的 EVM 用户指南中包含 EVM 中使用的布局。 您可以使用此选项与布局进行比较、以查看是否存在任何主要差异。 数据表还提供了有关如何布局电路板的指导。
我还附上了一份非常好的关于布局的应用手册。 它实际上是针对运算放大器编写的、但它是我在布局方面阅读过的最好的论文之一、并且发现在对电源 PCB 进行布局时、这些信息非常有用。 您会发现此信息很有用。
e2e.ti.com/.../Op-Amps-for-Everyone-Chapter-17.pdf
此致、
您好!
钳位二极管用于在设计脱离续流时重定向电流。 垫片电感器电流(L1、L2、L3)在从续流中流出时将不同于初级变压器电流。 这些二极管提供了一个电流差值的地方。 将 D3和 D6放回电路中。
让 FET Q4在没有其他 FET 的情况下变热有点奇怪。 我想知道该 FET 是否损坏。 您能否尝试用新 FET 替换它、以查看它是否可以解决问题。
此致、
您好!
当我将"垫片电感器"值连接到3.3uH 而非270nH 时、Q4的过热问题就会自行消失、 但我的匀场电感器在经过一定的电流后变得非常热、我想知道是否有您为此推荐的电感器类型、我使用下面链接的产品。
您好!
如果您的垫片电感器变热、则可能会饱和。 找到额定 RMS 电流的电感器。 这将防止饱和。
以下链接将为您提供有关如何在相移全桥中设计 UCC28950的应用手册。 有一节介绍如何选择匀场电感器。
https://www.ti.com/lit/pdf/slua560
此致、
您好!
随附 PDF、
此致、
您好!
我查看了您的原理图、可以看到任何主要错误。 但是、您似乎在尝试使用自适应延迟。 您的 E 和 F FET 驱动器时序看起来可能已关闭。 我建议尝试使用 SLUA560中建议的修复延迟方法。
您的电流波形看起来不正确。 必须有不同于原理图中所示的东西。 当 A、C 和 F 同时导通时。 CS 信号应为反射输出电流加上初级磁化电感(Lm)、匀场电感(Ls)和输出电感 Lout 的电流变化。
您的波形仅显示电流下降斜率 、当蓝色波形为正时、它也会被短路。
该波形看起来像 H 桥正在加载输出。 永远不会有正电感器电流斜率。
您的原理图中与您所呈现的波形相比存在错误。 与您的设计相比、我会仔细检查您的原理图。
您的原理图也不完整。 引用标识符不完整,引用方为? 标记、而不是按顺序编号。
我建议如下:
我建议您使用顺序参考设计器完成原理图、这样可以更轻松地解决设计问题。
2.将原理图与实际设计进行比较
此致、
您好!
应用手册将 Adel 和 ADELEF 引脚设置为关闭基准电压。 通过这种方法、您可以使用应用手册来设置时序。
2.另一个选项是将 Adel 和 ADELEF 直接接地。 然后、您需要按照数据表中的公式设置 FET 导通延迟。
方法1和2将适用于固定延迟方法。
4.自适应仅供1%的设计人员用于尝试消除 H 桥的体二极管导通。 然而、相移全桥通常具有高电压前端、移除 H 桥体二极管导通不会带来太多好处。
此致、