主题中讨论的其他器件: TPS61098
您好:
TPS610986、输入1.5V、输出3.3V、VSUB 后跟3-5mA 的负载、
模式为低电平、一些 VSUB 具有充电和放电波形、而有些则具有高电平。
如何理解这一点。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的 Kevin:
我认为这可能不是 TPS61098的预期行为。
我要检查几件事、
与 MODE 引脚连接的是什么? 是 MCU IO 引脚还是其他一些东西?
VMAIN 上是否有任何负载? VMAIN 是稳定的3.3V 吗?
此致、
Nathan
您好:
MODE 引脚连接的是什么? 是 MCU IO 引脚还是其他一些东西?
MCU IO。
2. VMAIN 上是否有负载?
是的
VMAIN 是稳定的3.3V 吗?
是的
尊敬的 Kevin:
那么、来自 VMAIN 的负载电流是多少?
此外、在条件2和条件3中、模式都是逻辑低电平、但 VSUB 条件不同、这两个条件之间的设置差异是什么?
Nathan
您好 Nathan:
那么、来自 VMAIN 的负载电流是多少?
正常: 50mA 、 待机:60uA。
此外、在条件2和条件3中、MODE 均为逻辑低电平、但 VSUB 条件不同、
这两个条件之间的设置差异是什么?
区别在于客户想要知道原因?
尊敬的 Kevin:
好的、我知道、很抱歉、我以前对您的问题有一些问题。
这 是否意味着客户尝试了几个芯片、有些芯片达到了高水平、有些芯片没有得到、或者客户只尝试了一个芯片、有时会达到高水平、但其他时间不会达到高水平?
[引用 userid="39367" URL"~/support/power-management-group/power-management/f/power-management-forum/1180538/tps610986-mode-low-vsub "]一些 VSUB 具有充电和放电波形,有些则具有较高的电平。此致、
Nathan
您好 Nathan:
总共6000个 PCS、MODE 引脚低电平、 57% VSUB 引 脚低电平或 充电和放电波形、 43% VSUB 引脚高电平。
尊敬的 Kevin:
客户是否检查 MODE 引脚电压< 0.4V? 由于 噪声、逻辑低电压电平可能不完全等于0。
Nathan
尊敬的 Kevin:
由于我们没有收到您的回复、我希望问题得到解决、我将关闭此主题。 如果您有其他问题、请在下方发帖或开始新主题。
此致、
Brigitte