This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LP8733:具有高阻抗的引脚排列

Guru**** 654100 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1188558/lp8733-pinouts-with-high-impedance

器件型号:LP8733

各位专家:

希望了解有关 LP873300RHDTQ1的以下澄清信息:

这些引脚(VOUT_LDO0、VOUT_LDO1、SW_B1_1、SW_B1_2、SW_B0_1、 SW_B0_2)具有高阻抗?

根据数据表中的注释:

谢谢你。

此致、
阿尔基·A.

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Howdy。

    SW_Bx 和 VOUT_LDOx 引脚在默认情况下不是高阻抗。 发生故障/保护时、器件会从工作模式转换为待机模式。 所有稳压器被禁用并且每个输出上的下拉电阻器被启用。 这会将功率 FET 置于高阻抗模式。 我包含了以下输出下拉电阻器的电阻。

    戴维·马丁内斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 David:  这意味着这些引脚(VOUT_LDO0、VOUT_LDO1、SW_B1_1、SW_B1_2、SW_B0_1、 SW_B0_2)是否具有高弹劾率?

    谢谢你。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Howdy Mark。 在正常运行(无故障/保护事件)中、每个引脚的输出阻抗都不是高电平。

    最棒的

    戴维·马丁内斯

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、David、只是一个额外的问题。  

     在哪种情况下、这些引脚应具有高阻抗?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好。

    触发器件保护时、这些引脚具有高阻抗。 高阻抗有助于器件稳压器关断、以保护其和负载免受短路、过载、过压和热性能影响。 数据表的第7.3.8.3节更详细地介绍了触发器件保护的条件。

    最棒的

    戴维·马丁内斯。