您好:
我对驻地协调员和 LP 的甄选有疑问。
在我的设计中、由 sluc487b 计算得出的 LP 过大。 这会使变压器的体积变大。 如果我 选择较小的 RC、我可以降低 LP 的值。
我想知道 它的缺点是什么吗? 会增大初级侧的峰值电流? 从而使占空比非常低? 怎样使输出纹波增大呢? 还有其他问题吗?
我该如何做出选择?
非常感谢、您已经为我提供了很多帮助。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
你(们)好!
我已经联系了设计人员、请她就这里的问题提供帮助。 她应该可以很快回复。
您好!
如您所说、较小的 RC 将增加初级峰值电流、您需要为变压器的初级侧提供更多匝数、以确保不会 使峰值电流饱和。 并且还会增加输出过电流点。
谢谢升阳
好的、谢谢,我需要一些时间来理解 您所说的内容。 我还有一个有关 PMP41009的问题。
这个图是 上部 FET 漏极到 GND 电压(CH1)和下部 FET VDS(CH2)。
如红色矩形中所示、初级侧发生了较大的振荡。 如何改进该波形?
再次感谢。
祝你一切顺利!
这是正常操作波形、您无需对其进行改进。
好的,谢谢你,非常讨厌
嗨琳达,我面临一个新的问题:
我在输出的两端放置了一个电子负载、当使用恒流输出模式时、如果电流接近设计的最大输出电流、电路将不会启动。 但它在恒定电阻模式下工作。Ω
这样做的可能原因是什么?
您可以检查 CC 模式输出电流是否有尖峰。 输出电压在点的电压(带载点)是多少? 您也可以增加该值并重新执行测试。
设计的输出功率为2W,输出电压为15V ‘s 当电子负载。CC 模式电流为0.06A 时,可以工作,但不能在0.08A 时工作。
我不明白"点上输出电压"是什么意思、是时候连接负载了吗?
是的、它是负载开启点的输出电压。 从波形可以看出、您似乎将其设置为0V、您可以将其增大吗? 很明显、15V 终端设备无法在0V 启动。
我更改了负载点,处的输出电压、但这些问题仍然存在。
这些图片显示了不同负载点上的加电过程
2V:
5V:
:μ V
:μ A
:μ A
:μ A
过早添加负载会导致输出电压降至零或稳定至意外电压。
我不知道在这种假体中会发生什么。 您能帮我分析一下吗?
非常感谢!!
则应 转到恒定电流(CC)调节。 您可以尝试在 CS 到 GND 之间添加一个100pF 电容器、如果 没有改善、您应该在恒流调节中增加目标输出电流。
我 尝试了在 CS 和 GND 之间添加一个100pF 电容器、如您所说、但它无法正常工作。
现在我发现输出的负载容量随着输入电压的增加而减小。 例如、在相同的电阻负载下、580V 输入可以输出15V 5.6W、但当总线电压上升到800V 时、输出变为9.5V 2.24W。
根据我的观察、开关的占空比始终很低、这是 Excel 表中提到的深度 DCM 运行模式吗?
占空比是否导致了负载减小问题?
当负载增加时、FB 引脚电势从大约1V 变为大约0V。 这可能是什么原因呢?
CH1:VCS,CH2:VVS,CH3:VFB,CH4:Vout
谢谢琳达。
我 尝试了在 CS 和 GND 之间添加一个100pF 电容器、如您所说、但它无法正常工作。
现在我发现输出的负载容量随着输入电压的增加而减小。 例如、在相同的电阻负载下、580V 输入可以输出15V 5.6W、但当总线电压上升到800V 时、输出变为9.5V 2.24W。
根据我的观察、开关的占空比始终很低、这是 Excel 表中提到的深度 DCM 运行模式吗?
占空比是否导致了负载减小问题?
当负载增加时、FB 引脚电势从大约1V 变为大约0V。 这可能是什么原因呢?
CH1:VCS,CH2:VVS,CH3:VFB,CH4:Vout
谢谢琳达。
需要您的帮助 q (≧▽≦q)
请与我分享原理图和变压器规格。
这是 原理图和变压器规格、
实际 PCB 和原理图之间稍有不同、两个 MOSFET 的栅极电阻为1Ω、C313为150 NF。
到目前为止、我观察到的一些问题如下:
1、 占空比总是很低,根据 Excel 表计算得出的 dmax 小于0.131。
2、加载后 VDD 电压大幅(最高27V)28V、,为什么它能在不触发输出过压保护的情况下继续工作?
3.如前所述、在输出加载时刻、FB 电压降至0V 左右、VDD 电压开始下降。 但我在总线电压为400V 时测试了 FB 电压、FB 电压在加载时仅降至约0.6V、而 VDD 电压保持稳定。 这是由环路不稳定造成的吗?
400V 输入(CH1:VDD,CH3:FB,CH4:Vout)时的波形
600V 输入(CH2:VDD,CH3:FB,CH4)Vout:时的波形
1.变压器转接无线电功率较低,所以占空比较低,您可以增加转接无线电功率以增加占空比。
2.由于 在高负载条件下向 VDD 电容器输送漏电能量、VDD 上升到27V、因此 VDD 电压会随负载增大。 输出 电压鉴别器将阻止泄漏电感复位和振铃、同时在振铃减少后的电流下降斜率期间持续采样辅助电压。 从而不会触发输出过压保护。
3、从这个波形可以看出占空比不是恒定的、控制回路应该是 不稳定的、可以尝试把 FB 电阻和电容器以及二次补偿元件改为和 PMP41009一样的。
4.将 R312更改为1.5k、填充 C305。
感谢您的答复。
我想知道低占空比剂量会影响控制环路的稳定性吗?
是否可以 将电阻和电容设置为 与 PMP41009相同的值、而我使用了与 PMP41009不同的光耦合器和可调并联稳压器?