This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] UCC28065:对 VINAC、HVSEN 和 VSENSE 的上拉电阻有任何限制

Guru**** 1826200 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1411693/ucc28065-any-limitation-in-pull-up-resistor-of-the-vinac-hvsen-and-vsense

器件型号:UCC28065

工具与软件:

可以知道 VINAC、HVSEN 和 VSENSE 的上拉电阻存在任何限制吗? 如果我们将上拉电阻器设置在1M 欧姆左右是否可行?

我们不需要轻负载 Eff、但由于可靠性问题、我们不首选使用高于1M 欧姆的电阻器。  

BR、

Gary

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 GaryC:  

     VINAC、HVSEN 和 VSENSE 电阻分压器的上电阻值没有限制。   根据每个输入的阈值、选择较低的电阻器值以遵循相同的比率目标。   

    更高电阻(>1MEG)在无数种设计中成功使用、但确实会使信号更容易出现噪声拾取。  我不会看到可靠性问题,直到>10Meg ,它不是电阻器的可靠性,但电阻器周围的漏电流的可能性,由于 PCB 表面污染和/或湿气可能是不可靠的。  
     也可以 成功使用较低的电阻(< 1MEG)、这有助于降低信号的噪声敏感度、但会增加待机功率损耗。  
    在您的情况下、显然较高的待机功率不是问题。  

    无论选择哪个上部电阻值、 VSENSE 和 VINAC 的噪声滤波 R-C 时间常数(涉及较低电阻)不应超过150us、理想值为100us 或更低。  对于 HVSEN、该时间常数可能为~1ms 左右、 以避免干扰地触发更高级别的 OVP 关断。    

    注意:VINAC 分压器中的上电阻 借助一个2uA 流入 VINAC 引脚的电流吸收器来调整 AC 输入电压的欠压/欠压阈值。   
    如果上电阻值较低、固定2uA 电流可能无法根据需要调整 BI/BO 差异。  在这种情况下、一个简单的解决方案是插入一个与连接到分压器节点的 VINAC 引脚串联的电阻器。  串联电阻值是根据 BI/BO 迟滞所需的总电阻减去上方电阻值计算得出的。  

    此致、
    Ulrich