This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] OMAP3530:McBSP 的 CLK 输入容差(ppm)

Guru**** 605955 points
Other Parts Discussed in Thread: TMDSLCDK138, PCM3008, OMAP3530
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1113185/omap3530-tolerance-ppm-of-clk-input-to-mcbsp

器件型号:OMAP3530
主题中讨论的其他器件:TMDSLCDK138PCM3008

各位专家、您好!

问:如果我们在4.096MHz 时将±30ppm 的振荡器(方形)连接到 McBSP_CLKS、是否存在任何问题?

数据表中没有关于 McBSP 的 CLK 输入的容差(ppm)的规定。 我尝试使用 TMDSLCDK138、但音频的"CB3LV-3I-24M5760"频率不同。 如果你能给我一个答案,即使从一般的角度来看,我们也会很感激。

此致、
还不错

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我认为我没有看到这方面的问题、但它并不是一个用于 McBSP 的广泛使用的时钟。  为什么不能使用内部时钟来驱动 McBSP 模块?

    此致、

    James

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     您好 James、

    感谢您的回复。

    [~ userid="1187" URL"/support/processors-group/processors/f/processors-forum/1113185/OMAP3530-tolerance-ppm-of clk-input-to -McBSP/4128073#4128073"]我认为我没有发现这方面的问题、但它并不是 McBSP 的广泛使用时钟。  为什么不能使用内部时钟来驱动 McBSP 模块?

    这次、我的客户端使用连接到 PCM3008的 OMAP3530。 (fs=4.096MHz、采样频率= 8kHz)。 由于使用的是 TDM (或 PCM)、时钟应用仅用于确定数据位。  它们正在更改组件、因为它们最初使用的振荡器不再可用。  我们知道、不需要 PPM 类偏差、但我们正在收集信息、因为我们使用的是±30ppm 振荡器。

    我需要向客户确认他们为什么不使用内部时钟、但如果 OMAP3530的晶体输入精度更高、我是否应该使用内部时钟?

    根据我的理解、使用内部时钟时、可以通过将96M_FCLK 除以 CLKGDV 和 FPER 来实现8kHz 吗?

    此致、
    还不错

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、我认为您可以使用经过分频的96MHz 时钟版本。  由于精度更高、他们可能使用了外部时钟。

    此致、

    James

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     您好 James、

    感谢您的支持。 我明白了。

    此致、
    还不错