This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM3505:内部上拉/下拉寄存器值

Guru**** 607815 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1029996/am3505-internal-pull-up-down-register-value

器件型号:AM3505

大家好、

 

客户正在将 AM3505AZER 与 PHY 搭配使用、并希望知道包含该变化的内部上拉/下拉寄存器值

请提供。

 

数据表中有 II:双电压 IO 引脚的输入电流规格,如下所示。 寄存器似乎是电流源。 在本例中、我们可以通过计算获得它吗? 如何计算?

以下计算是否正确? 我不能 μA 数据表中关于具有100 μ A 上拉电阻的输入引脚启用的说明。

  • 上拉
    • VDDSHV = 3.3V,上拉:3.3/310=10.6K 欧姆(最小值) 3.3/70=47.1K 欧姆(最大值)
    • VDDSHV = 1.8V,上拉:1.8/310=5.8K 欧姆(最小值) 1.8/70=25.7K 欧姆(最大值)
  • 下拉
    • VDDSHV = 3.3V,下拉:3.3/270=12.2K 欧姆(最小值) 3.3/75=44.0K 欧姆(最大值)
    • VDDSHV = 1.8V,下拉电阻:1.8/270=6.7K 欧姆(最小值) 1.8/75=24.0K 欧姆(最大值)

 

・RMII_CRS_DV(T21)

・RMII_RXD0(T19)

・RMII_RXD1(T20)

・RMII_RXER(R22)

 

谢谢、此致、

Kuerbis

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我假设您在本帖子标题中使用了"注册"以及文本中的两个实例、这意味着是电阻器。  

     在 IO 上执行的内部拉电阻器不是线性电阻器。   电气特性表中定义   的最小/最大电流假设 IO 施加了完整的 IO 电源电势。  例如、最小/最大上拉电流定义为 IO 电压电势等于 VSS、最小/最大 下拉电流定义为 IO 电压电势等于 相应 IO 电源电压。  随着施加在拉电阻上的电压电势减小、内部拉电阻会显著降低。  您的计算 将提供 内部拉电阻的近似范围、但结果仅在下拉为高电平时 IO 为0V、下拉为低电平时才有效。

    提供的内部拉电流 主要用于将未连接 的封装引脚保持 在有效逻辑状态。

     如果您需要在任何连接了信号布线的 IO 上保持已知的逻辑状态、我们建议使用外部拉电阻器。

    此致、
    Paul