This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TDA4AH-Q1:TDA4AH

Guru**** 1502610 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1351161/tda4ah-q1-tda4ah

器件型号:TDA4AH-Q1

您好!

我对 TDA4AH 有几个问题。

(1)有4个器件型号、它们是否共用相同的封装和引脚排列? 它们现在都投入生产吗?

XTDA4AHXXXGAALY

XTDA4APXXXGAALY

XTDA4VHXXXGAALY

XTDA4VPXXXGAALY

(2)我有一个原理图和布局文件夹 PROC141E4_RP。

您能否帮助检查它是否是最新版本? 原理图中的芯片是 XJ784S4GAALY 或 J7AHP、这意味着什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、版本 E4是 PROC141的最新修订版。  是-所有四款器件都具有相同的封装/引脚排列。   有关各个器件之间差异的详细信息、请参阅数据手册第4节(器件比较)。  

    https://www.ti.com/lit/gpn/tda4vh-q1

    J784S4是 EVM 上引用的"更复杂"器件-一些文档也称为 J7AHP。  数据手册中列出了可订购器件。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Robert:

    感谢您的回复。

    我有一些 SERDES 1-8问题、如果我弄错了、请更正我。

    (1)这里我们有8个 XH 芯片端口、我的理解是只有 QSGMII 是不同的。 如果我们计划使用5G 的 QSGMII、那么我们只能使用2个物理端口、一个来自端口1-4、另一个来自 PORT5-8。 所有其余6个端口均无法正常工作。

    (2)对于1G/2.5G SGMII 和10G XFI/USXGMII、它不占用其他端口。 例如、我可以具有以下配置、所有8个端口可以一起工作(无 QSGMII):

    P1 = 5G/10G XFI 或 5G/10G USXGMII

    P2 = 5G/10G XFI 或 5G/10G USXGMII

    P3-P8 = 1G/2.5G SGMII

    (3)用于引脚映射。  SGMII1-8是否映射到上述端口1-port8? 某些 SGMII 在一个引脚上定义、某些 SGMII 由两个引脚共享、我们的软件需要为 SGMII1-8定义每个引脚、即端口1-port8

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Q1: QSGMII 会将4个1G SGMII 端口映射到单个 SERDES 链路。  是-可以使用2个 QSGMII 访问所有8个1G 端口。  在 QSGMII 流中使用哪4个端口时、可以灵活地进行编程。  我想您应该对需要映射的第一个端口进行编程、例如 SGMII3 -然后会使该端口和接下来的3个端口启用(例如 SGMII3、4、5、6)。   

    Q2: 正确-只有 SGMII1和 SGMII2支持更高的数据速率、SGMII3-8支持高达2.5Gbps 的速率。

    Q3: 是- SGMII1映射到端口1。  某些端口映射到多个引脚位置。  例如、由于 SGMII1、2速率更高-它们在几个不同的位置提供、使客户能够灵活地分配 SERDES。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    只需确认 Q2、P1和 P2 5G、甚至来自 XFI 或 USXGMII 的10G、不会阻止 P3-P8在2.5G SGMII 下工作、正确吗? 总 BW 可以是10*2+2.5G*6=35g?

    P1 = 5G/10G XFI 或 5G/10G USXGMII

    P2 = 5G/10G XFI 或 5G/10G USXGMII

    P3-P8 = 1G/2.5G SGMII

    我对 QSGMII 不太熟悉、从物理角度讲、它的 x1通道与 SGMII 相同吗? 还是物理上需要4个通道?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    接口独立运行-因此 P1、P2可以在5G/10G 下运行、不会影响其他端口。  (请注意、我这里仅指 SERDES 端口、而不是指处理以太网流量时可能涉及的任何内部处理)。

    QSGMII 使用单个 SERDES 通道(与 SGMII 类似)。  它以5G 速度运行、并承载4个端口的1Gb SGMII 数据。  它的行为类似于4个 SGMII 端口、但只是在单个 SERDES 通道上传输。