我的客户正在使用我们的 HDC3020-Q1开发 EPS 进水检测应用。 他们 有关于 T & RH 输出的数据表和输出重构的一些问题。
1. T 和 RH 引脚的输出滤波器用作重建和抗混叠滤波器、引脚的最大电容为10nF、以确保 DAC 输出的稳定性。 重建滤波器必须确保从 DAC 转换器重建良好的信号。 为了确定滤波器的最佳截止频率、执行了 DAC 输出仿真。 稳定时间为0.3ms、因此生成了一个0至5V 范围内的仿真12位步长斜坡、每个步长花费0.3ms。
他们是否可以这样模拟 T 和 RH 输出? 是否还应实施其他因素?
2. 0.3ms 的仿真稳定时间可视为 FFT 信号的第一个峰值。 因此、重建滤波器的频率应远低于第一个峰值的频率、以减少此分量和较高频率分量。
滤波器还必须用作抗混叠滤波器。 微控制器中 ADC 的最大采样频率为20kHz。 因此、RC 滤波器截止频率:
考虑到上述滤波器截止频率的要求、选择了 R = 51k 和 C = 10nF 这两个值。
这些 R 和 C 值是否过高? 10n 是 C 值的最高范围。 另外、R=51k 似乎过高。 它是否需要很好地重建信号? 为了确保足够的滤波、滤波器的较小时间常数值可能也没有问题?
3.
他们选择了该滤波器、该滤波器能够提供良好的 DAC 信号重建以及测量范围中的持续无混叠。
问题的最佳解决方案似乎是将有源滤波器与运算放大器结合使用、但它们希望保持电路成本效益、因此他们希望使用这个简单的 RC 电路。 这是最佳解决方案吗?