您好!
您能否简要介绍一下 pmp6712电路原理图中使用的有源降压缓冲器的工作原理以及任何 CD4050BNSR 组件计算?
我 的客户尝试运行仿真、但结果与参考设计中的参数不匹配。
非常感谢您的观看和考虑。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
您好、Rock、
感谢您的查询。 我进行了搜索、有几个有关此主题的 e2e 主题。 请参阅以下链接。
我将把它重新分配给拥有此设计的电源设计服务团队。
此致、
John Wallace
TI FET 应用
Rock、大家好、为了更详细地介绍一下、这是一款磁滞降压稳压器、需要在缓冲电压上产生一定的纹波。 CD4050没有进行任何硬计算、但在 VCC=5V 时、数据表规格 VIL (Max)=1.5V、VIH (Min)=4V。 我们通常看到大约1.5V 的迟滞。 这意味着缓冲电容器 的尺寸不能过大、无法实现可靠的开关。 D21会钳制 CD4050的电源电压、而 D22会将标称缓冲电压设置为高于 VOUT。
所附的仿真结果包括 SIMetrix 中的降压缓冲器操作。
e2e.ti.com/.../LM5046-48V-to-54V-810W-100kHz-PSFB-SSSR4F-SIMetrix-Results.pdf
若要仅对降压缓冲器运行仿真、您可以使用电流源馈入缓冲电压、这将允许 VS微 突处的纹波(仿真中的 VD)
此致、Bob