This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[FAQ] [参考译文] [FAQ]什么是 CMOS 器件中的闩锁?闩锁效应抑制多路复用器如何提高系统可靠性?

Guru**** 1867380 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/switches-multiplexers-group/switches-multiplexers/f/switches-multiplexers-forum/1307572/faq-what-is-latch-up-in-cmos-devices-and-how-can-latch-up-immune-multiplexers-improve-system-reliability

什么是闩锁?

闩锁是在电源引脚和接地之间创建低阻抗路径的条件。 这种情况是由触发(电流注入或过压)引起的、但一旦激活、低阻抗路径就会保持、即使触发器不再存在也是如此。 由于电流过高、该低阻抗路径可能导致系统出现意外行为或灾难性损坏。 锁存条件通常需要一个下电上电来消除低阻抗路径。

图1- CMOS 器件中的典型闩锁

使用闩锁效应抑制多路复用器提高系统可靠性

TMUX72xxTMUX73xxFTMUX74xxFTMUX81xx和 TMUX82xx 器件系列根据基于绝缘体硅(SOI)的工艺构建、在每个 CMOS 开关的 PMOS 和 NMOS 晶体管之间添加一个氧化层、以防止形成寄生结构。 闩锁效应抑制使得开关和多路复用器能够在恶劣的环境中使用。

图2-抗闩锁效应的 CMOS 开关结构

更多有关闩锁效应 抑制的信息、请参阅使用闩锁效应抑制多路复用器帮助提高系统可靠性什么是闩锁效应抑制