Other Parts Discussed in Thread: LM10011, TPS56121
TI的专家:
你们好。
我们自己设计的板子,DSP型号为TMS320C6657,boot 为PCIe启动,上电时序由CPLD控制。上电过程中的电源、时钟、复位时序均满足手册的 要求。当连接仿真器,型号为XDS200,CORE1可以正常连接,且DEBUG、DSP外围连接的电路都可以正常运行。但是CORE0就提示连接错误,如下图所示:
。
目前做了3块板卡,有2个都是CORE1可以连接,但是CORE0连接错误。但是有一个板子却两个CORE都可以连接。
CORE0偶尔在弹出这个错误对话框之后,点击OK按钮,在DEBUG界面下,又显示连接上了,但是不能LOAD程序,也会报错。
请问这种问题,我们应该从什么方向去排查问题?比如说JTAG接口、上电时序、复位信号(如LRESET)。或者说是什么原因会导致其中一个CORE不能连接呢?JTAG和内部的两个CORE之间的连接时通过什么进行访问的?
急盼专家们的回复,感谢。