Hi,
我想请教一下当接入220V时,VDD是断断续续的(下面附上两张波形图和原理图),断电时的瞬间,VDD的波形就变得连续了,像是和50Hz的220V市电有关系。不太能理解VDD为什么是这样的波形。电路参考的是UCC28780EVM-021,空载时得到的下面的波形。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
Hi,
我想请教一下当接入220V时,VDD是断断续续的(下面附上两张波形图和原理图),断电时的瞬间,VDD的波形就变得连续了,像是和50Hz的220V市电有关系。不太能理解VDD为什么是这样的波形。电路参考的是UCC28780EVM-021,空载时得到的下面的波形。
HI,
抱歉那么晚才给你回复。
我重新布线了一下,然后前级的100μF电容滤波换成了LC Π型滤波,两个C是50μF,L是10μH和一个1kΩ电阻并联,其他都不变,(变压器的原边电感和漏感也与UCC28780-021EVM相近,分别是115μH和<2.5μH),通交流电测到的还是一个与50Hz振荡有关的VDD波形,芯片不能正常工作。我在输入直接加直流电的时候VDD的电压是稳定的,芯片可以正常工作。
我的疑惑是:根据UCC28780的Datasheet的【7.48 Startup Sequence】,UVLO控制Q_DDS和Q_DDH关闭的时候,只要V_SW比VDD高就能充电,但是前级滤波后总是有电压纹波存在,是否是纹波的存在导致了VDD的50Hz振荡?如果是的话,那么具体在晶体管级是怎样的影响过程 以及 有没有什么解决方法。
希望得到回复,感谢!