E2E™ 设计支持
E2E™ 设计支持
  • 用户
  • 站点
  • 搜索
  • 用户
  • E2E™ 中文设计支持 >
  • 论坛
    • 放大器
    • API 解答
    • 音频
    • 时钟和计时
    • 数据转换器
    • DLP® 产品
    • 接口
    • 隔离
    • 逻辑
    • 微控制器
    • 电机驱动器
    • 处理器
    • 电源管理
    • 射频与微波
    • 传感器
    • 站点支持
    • 开关与多路复用器
    • 工具
    • 无线连接
    • 参考译文
    • 存档组
    • 存档论坛
  • 技术文章
    • 模拟
    • 汽车
    • DLP® 技术
    • 嵌入式处理
    • 工业
    • 电源管理
  • TI 培训
  • 快速入门
  • English
  • 更多
  • 取消


搜索提示
找到 6,663 个结果 查看 问题 帖子 排序依据
  • RE: [参考译文] PROCESSOR-SDK-AM64X:HSR 卸载 PRU 固件功能问题

    admin
    admin
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好! >> 此外,您最近分享的测试是否使用您提供给我们的最新补丁进行? 最新测试结果来自 https://git.ti.com/cgit/ti-linux-kernel/ti-linux-kernel/log/?h=ti-rt-linux-6.1.y-cicd、与您在 https://e2e.ti.com/support/processors-group/processors…
    • 1 年多前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] TMDS64EVM:在 R5_0_0和 A53内核中分配以太网端口

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 大家好、Shachar、 感谢更新、 EVM 具有一个单以太网端口=>叫做 CPSW 端口 一个包含2个以太网端口的堆栈=>通常称为 PRU-ICSSG 端口。 R5F 上运行的是什么? 某些固件正在 PRU-ICSGG 上运行? Linux 器件树是否在您的设置中同时包含 CPSW 和 ICSSG。 控制台回放将在电路板将引导时显示它们。 此致…
    • 2 年多前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] ADC12QJ1600:Microchip Polarfire FPGA JESD204B 配置(8个通道)

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的 Madhu: 例如、有关配置 ADC、请使用 ADC EVM 软件。 我们无法就 polarfire FPGA 平台问题提供支持。 https://dr-download.ti.com/secure/software-development/support-software/MD-oEfzkXT1RR/01.00.00.0C/sbac266c.zip 蔡斯
    • 1 年多前
    • 数据转换器(参考译文帖)
    • 数据转换器(参考译文帖)(Read Only)
  • Answered
  • [参考译文] AM6442:在 Linux 上启用和接收 IEP0 比较事件中断

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1532393/am6442-enabling-and-receiving-iep0-compare-event-interrupts-on-linux 器件型号: AM6442 工具/软件: 您好、 我正在启用 ICSSG1 IEP0…
    • 已回答
    • 6 个月前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • Answered
  • [参考译文] SK-AM64B:"连接到目标时出错:(error –2062 @ 0x0) 无法停止器件。"将 CCS 12.8 Debug 连接到 R5F 内核时、Linux 已在 A53 上引导

    admin
    admin
    已解决
    Other Parts Discussed in Thread: SYSCONFIG 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1560644/sk-am64b-error-connecting-to-the-target-error--2062-0x0-unable-to-halt…
    • 已回答
    • 4 个月前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • Answered
  • RE: [FAQ] [参考译文] [常见问题解答] AM6442 (AM64X):如何在 PRU 上切换 GPIO 引脚?

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 AM64X:如何在 PRU 上切换 GPIO 引脚? AM64X 具有两个 PRU 内核。 默认情况 下、PRU0和 PRU1内核能够控制所有 GPIO 引脚。 每个 PRU 内核直接连接到20个 GPIO 引脚、可使用 R30 和 R31寄存器进行控制。 可以使用 R31 寄存器读取引脚值。 可以使用 R30 寄存器写入引脚值。 有关 PRU 内核的更多详细信息、请使用以下链接…
    • 2 年多前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] PROCESSOR-SDK-AM64X:可在运行时从 PRU 设置 GPIO 方向。

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Unknown 说: 请告诉我您从重新测试中观察到的情况。 改用其他电路板(使用带有分线板的 AM64x EVM)后、仍然看不到输入。 已确认 GPO 输出使用逻辑分析仪正确切换。
    • 1 年多前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • [参考译文] TMDX654IDKEVM:TMDX654IDKEVM:用于 ICSSG 的 PTP 器件时钟跳变#2

    admin
    admin
    Other Parts Discussed in Thread: TMDX654IDKEVM 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1235566/tmdx654idkevm-tmdx654idkevm-clock-jump-of-ptp-device-for-icssg…
    • 2 年多前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] AM6548:PRU 中断特性

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Eric、您好! 任务管理器可以抢占 PRU 上运行的代码。 任务管理器是抢占 PRU 上正在运行的代码的唯一方法。 不过、 除非您确切地知道正在做什么、否则我不建议使用 C 代码和中断来尝试对信号进行 Bitbang。 我们 以 www.ti.com/.../TIDA-01555的源代码为例来说明一下我要讨论的内容。 设计指南说明我们将采用10MHz SPI 接口(即…
    • 2 年多前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • Answered
  • ADC3663EVM: FCLK偶尔出现错误

    yuanwei yang
    yuanwei yang
    已解决
    Part Number: ADC3663EVM 在使用ADC3663EVM + DC155C EVM的组合时,使用FPGA驱动ADC,使用2-wire的LVDS输出时,发现有时候FCLK的低电平时间是3个DCLK的周期,而不是4个,如下图r_fclk_r1的红框处 这时候会导致读数错误,大多数情况下FCLK是占空比为50%的方波,周期为8*Tdclk,使用示波器观察过FCLK在ADC引脚上的输出波形,确实和FPGA的ILA抓取现象一直。这个可能的原因有哪些呢
    • 已回答
    • 11 个月前
    • 数据转换器
    • 数据转换器论坛
<>

未找到您搜索的内容?发布一个新问题吧。

  • 发布新问题