Other Parts Discussed in Thread: ADC124S101 , ADC124S021 , ADC124S051 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1203796/adc124s101-performance-outside…
Other Parts Discussed in Thread: ADC124S051 型号:ADC124S051;
STM32F103RCT6,HAL库编写。SPI时钟频率是4.5Mbps。
应用方式:当ADC的CS拉低时,连续读取4个通道数据,读完后CS拉高。
问题描述:当依此读取4个通道时,数据不能跟通道一一对应。具体表现是:IN1的数据对应的是IN4,IN4的数据是IN3的,IN3的数据是IN2的,IN2的数据是IN1的。读的是相邻的那个通道的数据。如下图箭头指示的那样。
如果是连续读3个通道的话…
Other Parts Discussed in Thread: ADC124S051 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/954421/adc124s051-how-could-we-add-an-interrupt-function-with…
Other Parts Discussed in Thread: ADC124S051 我在用stm32F103RCT6驱动ADC124S051,可以驱动读数正确没有问题。
问题是:如果想达到500Khz的采样率(单通道工作),必须给ADC的clk提供8Mhz,我按照datasheet时序写的代码无法达到驱动时钟8Mhz,我的代码如下:是不是我给定时钟的方式不对,还是说有其他的驱动方式。
uint32_t ADC_read_signal_channel(uint8_t chipselect,uint8_t…
Other Parts Discussed in Thread: ADC124S051
1、手册中的Fsclk和Fs(Sample Rate)是什么关系;
2、(STM32F1操作ADC)stm32送给ADC的SCLK必须要8Mhz >= SCLK >=3.2Mhz吗?
3、如果想实现ADC的DOUT输出速率是500khz,那么应该给SCLK多大的频率?