Other Parts Discussed in Thread: ADC32J44 您好,我查询到ADC344X的外部同步输入SYSREF范围是-0.3~(AVDD + 0.3 = 2.1)V,请问是否可以通过FPGA输出1.8V信号来直接驱动?另外,ADC344X的手册上并无SYSREF时序图,可否参考同系列adc32j44的SYSREF时序图进行设计(即仅提供一个上升沿或下降沿SYSREF时钟即可完成4通道ADC同步?)?如下图所示
Other Parts Discussed in Thread: ADC3224
如上图所示所采集到的数据是在没有任何输入的前提下所得到的。
第一张图片所得的数据是在打开ADC3224 内部斩波器所得的双通道采样数据;第二张图片所得的数据为关闭斩波器所得。采样频率为1024MHz。
由数据可见在没有输入的前提下所得到的数据为噪声,该数据明显过大。
请教使用过或者熟悉该款AD转换芯片的工程师有没有遇到这样的情况,如遇到望指教解决方案!不甚感激,谢谢!