Other Parts Discussed in Thread: ADS1274 做数据采集用到ADS1274,1274的时CLK 是由外部输入,现在准备用定时器输出PWM波作为CLK输入。但现在的问题是要采样率高的时候,24M的PWM波只有占空比为33%或66%,此时能否作为时钟输入。这个芯片CLK的输入有什么要注意的地方?另外,SPI模式下,SCLK/CLK的关系一定要是1:1 1:2 1:4。。。这样的吗,在采样率很低的时候,SCLK能否高于CLK?
Other Parts Discussed in Thread: ADS1274 由于原先的板子是1278的板子PWDN的8个通道全部接了3.3V,现在改成1274由于板子没换,PWDN的引脚也是接了3.3V。我看芯片手册上写着PWDN[8..5]必须0V,我想问问如果我接了3.3V会不会烧毁芯片?这样还能正常工作吗