Other Parts Discussed in Thread: ADS1274 在ADS1274的数据手册第28页给出了在 帧同步模式下,“准备好新数据的时间”(附件红圈部分)。 Time for new data to be ready,这个时间最少也是127个采样周期,这样的话,采样频率怎么能提高呢??????????还是说我理解的有问题。希望高手解答一下。
Other Parts Discussed in Thread: ADS1274 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/574612/ads1274-maximum-speed-with-spi-communication 部件号: ADS127…
Other Parts Discussed in Thread: ADS1274 我用的是STM32读取ADS1274的数据,
CLK=5MHz,周期200ns
SCLK脉冲周期大概是800ns
将SYNC接到了3.3V,
目前可以读到数据,只是只能读到三个通道的,第四个通道一直乱码,仿真的时候测得 在读取数据的时候,在54个SCLK脉冲之后DRDY会被拉低,按理说四个通道,至少需要8*3*4=96个SCLK才可以将四个通道的数据全部取出来啊。。。。有遇到类似情况的没,,,,,简单点说,就是数据没取完DRDY就被拉低了…
Other Parts Discussed in Thread: ADS1274 最近使用ADS1274设计一个4通道100ksps的采集系统,使用中发现两个比较奇怪的问题,希望高手解答下
1)ADS1274本底噪声的问题。芯片配置为High-Speed模式,采样率100ksps,前端有增益放大电路。输入调理电路短接,测试本底噪声(输入量程为+/-5V,即输入衰减一半至ADC)。100ksps时,噪声测试结果为18uVrms,等效ADC输入噪声为9uVrms,与芯片标称噪声8.5uVrms基本一致…
Other Parts Discussed in Thread: ADS1274 请问ADS1274在使用16位时,参考电压为2.5V,1mV是否代表32767/2500=13 个数,如果参考电压不变的情况下,提高至17位数,相应的噪声也会随之增加。但是,如果提高至17位位数的同时,参考电压提高至3V,是否会好一点呢?是不是参考电压和ADC的位数有一定的关系呢?
Other Parts Discussed in Thread: THS4521 , ADS1274 用的就是官方推荐的电路图,THS4521与ADS1274连接,用电阻分压法测电阻,电路图如图1,当把1跟2连接后“V测” 电压会变低,这该怎么办呢,是不是电阻R1的原因呢,求大神给个解决方法。。。。。怎样才能使测量阻值准确呢。。。。
Other Parts Discussed in Thread: ADS1274 现在用的是STM32驱动ADS1274,使用SPI方式读取数据,
看资料说该管脚用于使多通道同步采样,对于SYNC这个管脚的控制还有些迷惑,
是在每次读取数据的时候都要对它进行拉低再至高的处理,还是只需在每次上电的时候进行一次就可以了呢,CLK时钟是一直存在的,
现在的情况是:需要不定时的读取ADS1274的数据结果。就大神出来指点一下。小弟先谢谢啦!
Other Parts Discussed in Thread: ADS1274 使用stm32与1274通讯,配置为4通道,25KS的采样率,TDM的SPI,一次300ms的采集过程共接收数据90000字节。
问题如下:板子每次上电后可以正常采集,数据正确,但是一旦将1274的sync拉低后一段时间再拉高进行第二次采集过程时始终都不再有DRDY下降沿出现,只能下电后再上电进行再次采集。(期间power-down、test、format、mode管脚都不发生变化,电源始终供电)
反反复复研究数据手册很多遍…