Other Parts Discussed in Thread: ADS42LB69 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1068807/ads42lb69-interfacing-ads42lb69-with-an-dga 部件号: ADS4…
Other Parts Discussed in Thread: ADS42LB69 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1041522/ads42lb69-ads42lb69 器件型号: ADS42LB69 您好!
我想通过 LMK 4828将…
Other Parts Discussed in Thread: ADS42LB69 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1043846/ads42lb69-about-ads42lb69-vcm 器件型号: ADS42LB69 AD 参考原理图中…
Part Number: ADS42LB69
输入外时钟采样率204.8兆,在外界输入信号0DBM时候,中心频率153.7M,信号外部加了带通滤波器,频谱基本正常,杂散很小(wavevision分析均是多次谐波),也基本符合器件特性。但是输入信号到-22~~-40dbM时候,信号的两边的杂散反而变高,并没有跟随信号输入幅度的降低而减弱。具体见下图的黄色文字。在几个不同的板型上均发现该问题,现在主要疑惑是为什么信号输入幅度降低的时候,两边的杂散反而增加。我们怀疑这个是ADC本身采样带来的问题。可以排除信号源和时钟的问题…
Other Parts Discussed in Thread: ADS42LB69 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1030001/ads42lb69-request-for-ads42lb69-design-review 器件型号: A…
Other Parts Discussed in Thread: ADS42LB69 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1069659/ads42lb69-compatibility-of-cml-clock-output-from-ltc6951clock…