Other Parts Discussed in Thread: ADS58C48 我正在调试Xilinx Zynq + ADS58C48,ADC使用的是LVDS模式,ADC不能正常工作。有以下几点问题:
1)通过Xilinx FPGA差分原语输给ADC一个10MHz的差分时钟,此时ADC的CLKOUTP、CLKOUTM管脚测不到时钟信号,一直为高电平。是否正常?
2)CM管脚不是0.95V,而是1.5V左右,电压不稳定。是否正常?
3)SPI配置寄存器的步骤是什么样的?或者说是否ADC的寄存器可以不用配置…
Other Parts Discussed in Thread: ADS58C48 最近采用ADS58C48采集数据,ADS58C48的时钟由FPGA差分提供。上电后,FPGA首先给ADS58C48配置。ADS58C48输出时钟作为FPGA采集数据的时钟。
现在由以下几个问题:
1,ADS58C48如果想要实现基本的功能需要怎样配置寄存器?有没有相关FPGA配置程序可以参考一下?
2,ADS58C48的输出给FPGA的时钟怎样产生的,是只要有输入时钟,就有输出时钟吗?