E2E™ 设计支持
E2E™ 设计支持
  • 用户
  • 站点
  • 搜索
  • 用户
  • E2E™ 中文设计支持 >
  • 论坛
    • 放大器
    • API 解答
    • 音频
    • 时钟和计时
    • 数据转换器
    • DLP® 产品
    • 接口
    • 隔离
    • 逻辑
    • 微控制器
    • 电机驱动器
    • 处理器
    • 电源管理
    • 射频与微波
    • 传感器
    • 站点支持
    • 开关与多路复用器
    • 工具
    • 无线连接
    • 参考译文
    • 存档组
    • 存档论坛
  • 技术文章
    • 模拟
    • 汽车
    • DLP® 技术
    • 嵌入式处理
    • 工业
    • 电源管理
  • TI 培训
  • 快速入门
  • English
  • 更多
  • 取消


搜索提示
找到 18 个结果 查看 问题 帖子 排序依据
  • ADS58C48: Problems about ADS58C48 with FPGA DDR LVDS

    user6054042
    user6054042
    Part Number: ADS58C48 之前发过帖子,因原帖已被关闭,现在想继续咨询一些问题。 原帖CASE :CS0799527 目前已经可以与ADS58C48正常通信,在设置ADC四通道输出模式为outputs toggle pattern.也就是输出为10101010101 and 01010101010. 从FPGA端能够看到在A10,A8,A6,A4上,数据波形符合所设置输出的模式。但在A2,A0两根LVDS线上,并不是这样的数据模式。 具体见图。 还请帮忙分析一下原因
    • 3 年多前
    • 数据转换器
    • 数据转换器论坛
  • ADS58C48: Problems about ADS58C48 with FPGA DDR LVDS

    user6054042
    user6054042
    Part Number: ADS58C48 你好 我在使用ADS58C48的时候遇到了一个奇怪的问题。 在使用FPGA (MAX10)+ ADS58C48时,发现采样值一直会出现一个非常奇怪的噪声。而同样的设计在其他FPGA(CYCLONE III)上并没有出现。 ADS58C48的时钟由FPGA给出,FPGA采样时采用ADS58C48所输出的时钟。 ADS58C48,上电复位后,其他均默认。FPGA端配置为DDR LVDS。 这可能是什么问题呢?已困扰几个月,都尝试了很多方法都不行。 图1为四通道采样的值…
    • 3 年多前
    • 数据转换器
    • 数据转换器论坛
  • Answered
  • [参考译文] ADS58C48:同步两个器件

    admin
    admin
    已解决
    Other Parts Discussed in Thread: ADS58C48 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1158321/ads58c48-synching-two-devices 器件型号: ADS58C48 大家好、 我对 ADS58C48有疑问…
    • 已回答
    • 3 年多前
    • 数据转换器(参考译文帖)
    • 数据转换器(参考译文帖)(Read Only)
  • Answered
  • [参考译文] ADS58C48:切换模式

    admin
    admin
    已解决
    Other Parts Discussed in Thread: ADS58C48 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1087286/ads58c48-toggle-pattern 部件号: ADS58C48 在“线程: LMK0.4828万…
    • 已回答
    • 3 年多前
    • 数据转换器(参考译文帖)
    • 数据转换器(参考译文帖)(Read Only)
  • ADS58C48: ADS58C48IPFP 根据丝印确认是否为原装正品

    user5958536
    user5958536
    TI 认为已经解决
    Part Number: ADS58C48 物料本体丝印是否为原厂出货正品 丝印如下: “ 75A2NQW G4 " ADS58C481
    • 4 年多前
    • 数据转换器
    • 数据转换器论坛
  • Answered
  • RE: [参考译文] ADS58C48:ADS58C48-100MHz 经测试可提供帮助

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好、是的、 这可能是 FPGA 中的时序问题、因为它仅在高速下发生故障。 我建议您检查 LVDS 总线上是否没有时序冲突。 谢谢、 埃本
    • 6 年多前
    • 数据转换器(参考译文帖)
    • 数据转换器(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] ADS58C48:ADS58C48:具有 ADS58C48EVM 版本源代码的 TSW1200

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好 JL、 此 e2e 线程中提供了源代码: https://e2e.ti.com/support/data-converters/f/73/t/812192?ADS6445-TSW1200-with-ADS6445EVM-verilog-source-code&keyMatch=tsw1200&tisearch=Search-EN-Everything …
    • 6 年多前
    • 数据转换器(参考译文帖)
    • 数据转换器(参考译文帖)(Read Only)
  • 如何配置ADS58C48,让其启动工作?

    rowejl
    rowejl
    Other Parts Discussed in Thread: ADS58C48 我正在调试Xilinx Zynq + ADS58C48,ADC使用的是LVDS模式,ADC不能正常工作。有以下几点问题: 1)通过Xilinx FPGA差分原语输给ADC一个10MHz的差分时钟,此时ADC的CLKOUTP、CLKOUTM管脚测不到时钟信号,一直为高电平。是否正常? 2)CM管脚不是0.95V,而是1.5V左右,电压不稳定。是否正常? 3)SPI配置寄存器的步骤是什么样的?或者说是否ADC的寄存器可以不用配置…
    • 6 年多前
    • 数据转换器
    • 数据转换器论坛
  • ADS58C48寄存器配置以及CLKOUT输出问题。

    tomi chan
    tomi chan
    Other Parts Discussed in Thread: ADS58C48 最近采用ADS58C48采集数据,ADS58C48的时钟由FPGA差分提供。上电后,FPGA首先给ADS58C48配置。ADS58C48输出时钟作为FPGA采集数据的时钟。 现在由以下几个问题: 1,ADS58C48如果想要实现基本的功能需要怎样配置寄存器?有没有相关FPGA配置程序可以参考一下? 2,ADS58C48的输出给FPGA的时钟怎样产生的,是只要有输入时钟,就有输出时钟吗?
    • 7 年多前
    • 数据转换器
    • 数据转换器论坛
  • [参考译文] ADS6423:ads58c48

    admin
    admin
    Other Parts Discussed in Thread: ADS58C48 , ADS4249 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/602190/ads6423-ads58c48 部件号: ADS6423 在“线程”中讨论的其他部件: AD…
    • 8 年多前
    • 数据转换器(参考译文帖)
    • 数据转换器(参考译文帖)(Read Only)
>

未找到您搜索的内容?发布一个新问题吧。

  • 发布新问题