Other Parts Discussed in Thread: ADS62P29 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/578436/ads62p29-crosstalk-from-clock-to-signal 部件号: ADS62P29 您好…
Other Parts Discussed in Thread: ADS62P29 , ADS62P49 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1221953/tsw1400evm-tsw1400 器件型号: TSW1400EVM 主题中讨论的其他器件…
Other Parts Discussed in Thread: ADS62P29 ti工程师,您好,
我现在正在使用的ADS62P29EVM板,用自己的FPGA板一直没有取得正确的结果。
由于没有配套的tsw1200AD评估板,现在不确定我的ADS62P29EVM板还是我的FPGA板有问题。
能不能帮忙协助检查一下,因为如果你们有tsw1200评估板的话,可以方便用上位机检查。
ps:我购买的时候是REV C,现在版本是REV D.查看原理图没有重要的更改。另外,我看到ti E2E…
Other Parts Discussed in Thread: ADS62P48 亲们好! 简单地讲,我的问题是,当ADC的reset脚接另一个芯片的控制脚(而非硬接地,而该控制芯片与ADC同时加电,上电之后才给出LOW去控制RESET)的条件下,并行控制脚ctrl1/ctrl2/ctrl3在硬接成100时,加电后,ADC是否可以处于Global power down状态?
具体地讲,我的设计中,ADC ADS62P48的控制脚trl1/ctrl2/ctrl3硬接成100,而其它控制脚如SEN,Reset…