Part Number: ADS6442 Other Parts Discussed in Thread: THS4552 ,
采用ADS6442采集四路正弦波,采样率10MHz。四路频率100KHz幅度1Vpp的单端正弦波通过两片THS4552转为差分DC耦合至 ADS6442,THS4552的共模输入来自ADS6442的共模输出,以满足ADS6442输入要求。ADS6442的四路LVDS输出送给Altera的FPGA。但是四路信号不同程度出现乱码,其中C路最好,D路次之,A,B路最差。A,B路的模拟输入来自同一片THS4552…
Other Parts Discussed in Thread: ADS6442 我使用FPGA对ads6442进行控制采样,使用2-WIRE INTERFACE - 16× SERIALIZATION WITH DDR In Byte-wise mode 模式用9.6MHz对一个50KHZ,幅度为2V的正玄波进行采样,但是采样出现了异常现象,采集回来的波形如下图,请问这个问题是什么导致的?是采样模式设置问题,还是硬件电路问题?
期待您的解答。
Other Parts Discussed in Thread: ADS6442 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/604271/ads6442-what-range-of-capacitances-can-be-added-to-pin…
Other Parts Discussed in Thread: ADS6442 用altera cyclone III FPGA产生一对8M的采集差分时钟给ADS6442,并行配置,经过测试并行配置没有差错,但DCLK,FCLK输出有问题,在signaltap ii 上观察dclk,fclk是杂乱无章的时钟信号,根据逻辑分析仪上的采集深度,信号波形发生变化,但还是没有规律,没有固定变化周期,求解??,是芯片的问题?还是并行配置的问题???
Other Parts Discussed in Thread: LMH6881 , THS4524 (1)我想采用单端输入,VCM是1.5v,单端输入范围是0.5-2.5v,是不是接一个5 欧姆的电阻到IN_P,然后VCM接5 欧姆到IN_M,当然VCM接0.1u的电容到地?
(2)我想使用serial 1-wire输出,如何配置SCLK,SDATA,SEN,通过上拉电阻还是下拉电阻,多大的电阻值?
Other Parts Discussed in Thread: ADS6442 我在设计中用到贵公司A/D芯片ADS6442芯片,我做了一个试验,在ADS6442输入端加单频正弦波信号,分别加500K,1M,2M,15M,30M,70.5M,80.5M的正弦波,幅度为1Vpp左右,然后我采样时钟频率为62M的LVPECL,我将采样后数据串并转换后保存下来做FFT,我发现频谱除了看到混频后的频谱外,还在大约8.8M,11M,19M,22M附近有很强的单频干扰,我又测了我的输入信号并没有能够混频出这几个频率的信号…