Other Parts Discussed in Thread: ADS8363 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/801615/ads8363-issues-with-operation-above-40c 器件型号: ADS8363 您好…
Other Parts Discussed in Thread: ADS8363 , ADS5263 , ADS8694 , ADS9224R 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/815150/ads8363-18-bit-resolution-for…
Other Parts Discussed in Thread: ADS8363ADS8363采样率可以达到1Mbps,如果采用半时钟模式,那么串行时钟20MHz就可以满足要求。
如果想把采样率降低到500KHz,有如下几种方法,
1)一种是将时钟频率调整到10MHz。
2)另外一种是依然采用20MHz,每隔一个点舍去一个点,也就是进行下采样。
3)如果采用20MHz的时钟,但是把convst的脉冲增加到2us,原则上也是500KHz。这样就需要在20个时钟周期完成后等待20个时钟周期。
我的问题是…
Other Parts Discussed in Thread: ADS8363 PDE位只能控制工作2 x 2 fully-differential和4 x 2 pseudo-differential。
有内部模式让ADS8363里面有两个AD,能一个AD工作在全差分,一个工作在伪差分吗?
我现在有两个信号需要同步采集,设计的是两个AD均工作在伪差分,但发现伪差分噪声较大,需要将其中一路调整为全差分,另一路电压范围不方便调节,所有希望仍然采用伪差分,采集0-5V的电压。
Other Parts Discussed in Thread: ADS8363 将采样的信号经过Sallen-Key LPF后,直接输入ADS8363 (伪差分输入模式) 。发现本来稳定输出,加了ADS8363后前级输出会出现振铃现象 。即使LPF没有输入 也会有振铃现象。将ADS8363焊掉以后 拿示波器看 输出就很正常!请问是什么原因?
Other Parts Discussed in Thread: ADS8363 大家好!这边正在用ADS8363做多通道数据采集,选择的模式为mode 1,convst和RD接在一起,且在配置寄存器时把CID为设置为1,所以数据直接跟在RD信号的下降沿,查看采集到的数据后,发现有几路AD数据存在问题,表现为数据右移两位,好像是mode 1时,数据前面的通道信息位为“00”没有去掉,并被采集当做了数据,开始以为可能是FPGA和AD接口的SDI信号没有造成的,可是用示波器查看,发现各通道的控制信号都存在且的延时很小…
Other Parts Discussed in Thread: ADS8363ADS8363是具有8路模拟输入,但是只有两个ADC的核在里面,那么如果我输入4路单端输入时,采样率是多少呢?是不是每路500K?
如果我想在一个通道同时两路输入时,两路的采样间隔尽可能的短,采用FIFO模式时,是否可以达到要求?