E2E™ 设计支持
E2E™ 设计支持
  • 用户
  • 站点
  • 搜索
  • 用户
  • E2E™ 中文设计支持 >
  • 论坛
    • 放大器
    • API 解答
    • 音频
    • 时钟和计时
    • 数据转换器
    • DLP® 产品
    • 接口
    • 隔离
    • 逻辑
    • 微控制器
    • 电机驱动器
    • 处理器
    • 电源管理
    • 射频与微波
    • 传感器
    • 站点支持
    • 开关与多路复用器
    • 工具
    • 无线连接
    • 参考译文
    • 存档组
    • 存档论坛
  • 技术文章
    • 模拟
    • 汽车
    • DLP® 技术
    • 嵌入式处理
    • 工业
    • 电源管理
  • TI 培训
  • 快速入门
  • English
  • 更多
  • 取消


搜索提示
找到 356 个结果 查看 问题 帖子 排序依据
    Answered
  • RE: [参考译文] TMDSEVM6657:CDCE62005输出通道之一存在问题。 其他通道工作正常。

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Yun-Seok、您好! 我再次对拖延表示歉意。 在 FPGA 中初始化供时钟发生器使用的寄存器值如下所示。 E9840320、E9840301、E90E0302、E9060303、E9060314、 10000BE5、04FE03E6、FD993B47、80FE03E6、84FE03E6、 0000008e; 当加载到用于生成附加 ini 文件的 CDCE62005的工具中时…
    • 8 年多前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • CDCE62005使用问题

    蔡磊
    蔡磊
    时钟输入: 采用单端从PRIREF+输入10Mhz,PRIREF-接1K电阻接地 测试1: Output4输出选择不经过内部VCO的LVCMOS时钟,输出是10Mhz,频率值正常, 请问:这是否可以说明外围电路供电和配置是正常的,并且Input Buffer 设置(PRI Buffer VBB,PRI Buffer Termination,input Buffer select ,AC/DC termination 等)是正确的,如果不是,在单端输入(10Mhz ,VPP=3.3V,从PRIREF…
    • 10 年多前
    • 接口
    • 接口论坛
  • 关于CDCE62005芯片的晶振与时钟的问题!

    Xin Wang21
    Xin Wang21
    Other Parts Discussed in Thread: CDCE62005 我们参考6678 EVM做的一款带有两个DSP的开发板,上电控制用spartan6。两个DSP分别用了参考EVM板的两组CDCE62005时钟芯片。 今天我在调试DSP1的时候出现了Error connecting to the target:Connect to PRSC failed的问题,然后就去测时钟,发现DSP1时钟芯片的输出波形都不正常,但是DSP2的CDECE时钟芯片的输出时钟完全正常! 我测了时钟晶振…
    • 10 年多前
    • 接口
    • 接口论坛
  • 自己DIY的CDCE62005 EVM 板 GUI软件下载失败

    bin wang15
    bin wang15
    Other Parts Discussed in Thread: CCSTUDIO 自己画的EVM板 加载GUI的驱动后 设置参数保存INI文件 后 点击TOOL中的 Download the firmware to EVM 需要加载。BIN文件,可是我发现GUI软件中没有生成。BIN文件? 是我的驱动加载不正确么? 还是我需要生成。hex文件再装换成BIN文件。
    • 10 年多前
    • 其他微控制器
    • 其他微控制器论坛
  • CDCE62005无法锁定

    heqiang yang
    heqiang yang
    Other Parts Discussed in Thread: CDCE62005 您好! 板子上用到了3个CDCE62005,其中两个一直能稳定工作,第三个输出无法锁定,pll_lock一直是脉冲波形,输入AUX_in 25M,输出只有了第5路,125M,配置参数如下: cdce62005_cfg_data[0] <=32'h68860320; cdce62005_cfg_data[1] <=32'h68060301; cdce62005_cfg_data…
    • 11 年多前
    • 接口
    • 接口论坛
  • Answered
  • CDCE62005 寄存器0设置相关咨询

    rainice
    rainice
    已解决
    Other Parts Discussed in Thread: CDCE62005 在给CDCE62005通过SPI设置到ram时,寄存器0的write read都正常,U0P/N管脚输出正常 然后使用ram 到eeprom命令后, 复位62005,通过将 POWER_DOWN管脚拉低再拉高实现 再去读寄存器0的值时发现有两块板的值变为1了,还有一块板是0 其他值都写进eeprom,就只有寄存器0未写入到eeprom 请问这是什么问题?跟硬件外围有关吗?
    • 已回答
    • 10 年多前
    • 接口
    • 接口论坛
  • C6655开发板上电,时钟芯片CDCE62005特别烫手!

    yanpeng guo
    yanpeng guo
    Other Parts Discussed in Thread: CDCE62005 C6655开发板上电,时钟芯片CDCE62005特别烫手,怎么回事儿?通过仿真器连接说JTAG有问题。
    • 10 年多前
    • 处理器
    • 处理器论坛
  • CDCE62005寄存器配置锁定问题

    sammy lee
    sammy lee
    RT:用FPGA给62005配置,数据成功写入。输出正常!断电后又得重新写入配置,配置Register 7 BIT26和使用lock命令都不行,反而锁住一个错误的配置,现在写入数据都不行了!
    • 11 年多前
    • 接口
    • 接口论坛
  • CDCE62005时钟设置

    xiaolu liao
    xiaolu liao
    Other Parts Discussed in Thread: CDCE62005 本设计也是参考6678的demo电路设计,本项目使用了4个时钟,姑且就命名为ABCD四个,问题有 1 A输入时钟采用25MHZ 3.3V有源晶振输入, 时钟输出0通道为100MHZ,1通道为156.25MHZ,2通道为66.667MHZ,3和4通道为100MHZ,其中0通道时钟作为B通道的时钟输入,链接引脚为(PRI相关引脚),自己配置相关的寄存器,查看计算公式,发现,156.25MHZ和66.667MHZ的计算会有相互冲突…
    • 11 年多前
    • 接口
    • 接口论坛
  • 求助:CDCE62005两级串联后第二级失锁问题

    gaofeng wang
    gaofeng wang
    Other Parts Discussed in Thread: CDCE62005 设计介绍: 我是参考6678评估板进行的时钟设计,将CDCE62005两级串联,第一级25M晶振输入,+/-50ppm精度,输出依次为66.67M、100M、66.67M、100M、100M,同时将第二路输出的100M接入第二级62005的PRI输入端,AC耦合,输出4路156.25M,最后一路关闭。 两级的PFD均为3.125M,CP CURRENT均为2mA,输出均为LVDS。 问题描述: …
    • 10 年多前
    • 接口
    • 接口论坛
<>

未找到您搜索的内容?发布一个新问题吧。

  • 发布新问题