Other Parts Discussed in Thread: CDCE62005 大家好,
我现在在做一块C6678板卡,用到了CDCE62005给C6678提供时钟。
现在CDCE62005第1、2、3通道都有时钟了,而且是我想要的,CDCE62005的PLL Lock引脚也可检测到高电平了。
但是出现一个问题是:
一开始我是直接FPGA写CDCE62005内部RAM,通道0是有时钟输出的。
后来我执行了,RAM写道ROM,然后再Lock ROM,之后通道0就没输出了,而其他通道正常。真奇怪…
Other Parts Discussed in Thread: CDCE62005 我用单片机控制62005时高电平引脚总被拉低至1.2V--1.9V,尝试过加1至10K的上拉电阻,无效果,芯片仍不工作。测得3.3V输出的VCCOUT引脚仅为0.8-1.5V,单片机悬空时IO电平3.3V。请问这是为什么?是否时钟芯片出问题?
Other Parts Discussed in Thread: CDCE62005 C6678的EVM原理图上是CDCE62005的晶体输入旁边有个47pF的电容连接到地,或者不连接
我把47pF电容焊上去了,结果无法让CDCE62005锁定;后来把47pF电容拿掉以后,CDCE62005就锁定了。
不是很懂其中的道理,但是如果大家遇到无法锁定的问题,可以看看47pF是不是焊上去了。如果是,可以卸下来再试试看
如果有人知道其中的道理,希望不吝赐教!
Other Parts Discussed in Thread: CDCE62005 各位好:
我现在使用CDCE62005使用参考时钟是25MHz晶振,想各路时钟分别为:125MHz;100MHz;250MHz;50MHz;50MHz;寄存器的值该怎么配?我根据软件配置总是125MHz为120MHz,其他路也是有成倍数减少比如,250MHz为240MHz。请问各位这是怎么回事?