E2E™ 设计支持
搜索
用户
站点
搜索
用户
E2E™ 中文设计支持 >
论坛
放大器
API 解答
音频
时钟和计时
数据转换器
DLP® 产品
接口
隔离
逻辑
微控制器
电机驱动器
处理器
电源管理
射频与微波
传感器
站点支持
开关与多路复用器
工具
无线连接
参考译文
存档组
存档论坛
技术文章
模拟
汽车
DLP® 技术
嵌入式处理
工业
电源管理
TI 培训
快速入门
English
更多
取消
搜索提示
找到 48 个结果
查看 问题
帖子
排序依据
相关性
按时间顺序由远及近
按时间顺序由近及远
Answered
RE: [参考译文] CDCE813-Q1:时钟抖动清除器
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好、Amy、 将 VCO 频率设置为98.304MHz 并将 MUX 之前的 Pdiv 设置为4应能为您的应用带来最佳性能。 此致、 维森特
2 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
Answered
RE: CDCE813-Q1: 用于PCLK jitter cleaner功能的寄存器配置
Amy Luo
已解决
那就是不支持 win 10 OS
2 年多前
时钟和时序
时钟和计时论坛
Answered
RE: [参考译文] CDCE813-Q1:抖动清除器选择
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好、Jiawei、
CDCE813-Q1
或 CDCE6214-Q1应满足其0.2/(7*45.7MHz)= 625ps 抖动要求。 如果客户希望确认实际的总抖动测量、则可以遵循 此应用手册 。
2 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
Answered
RE: [参考译文] CDCE813-Q1:峰峰值线束抖动
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好! 我正在关闭此主题、因为它是通过电子邮件处理的。 此致、 Julian
2 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
Answered
RE: CDCE913-Q1: CDCE913-Q1抖动消除能力
Amy Luo
已解决
您好,
CDCE813-Q1
被归类为 Clock jitter cleaners & synchronizers ,而 CDCE913-Q1被归类为 Clock generators ,CDCE913-Q1没有抖动消除能力。
2 年多前
时钟和时序
时钟和计时论坛
Answered
CDCE813-Q1: PCLK jitter cleaner 设计
hongwei an
已解决
Part Number:
CDCE813-Q1
你好 我设计的电路和下图一样,SOC 输出24.567MHz的1.8V MCLK 给到DSP, DSP 要求MCLK 为3.3V jitter 低于100ps ,SOC输出 jitter 大约在500ps左右,单输入单输出。 那么
CDCE813-Q1
是否可以满足要求?如果使用 CDCE813R02TPWRQ1,I2C是否可以不接到SOC,不做控制? 感谢
已回答
2 年多前
时钟和时序
时钟和计时论坛
Answered
CDCE813-Q1: CLK IN 与CLK out 电平标准
hongwei an
已解决
Part Number:
CDCE813-Q1
你好
CDCE813-Q1
配置为: VDD=1.8V;VDDOUT=3.3V; 那么Xin/CLK 输入的CLK -VPP为1.8V,Y1 输出为3.3V么?
已回答
2 年多前
时钟和时序
时钟和计时论坛
Answered
[参考译文] LMK05318B:新器件建议
admin
已解决
Other Parts Discussed in Thread: LMK05318B , LMK5C33216 , LMK5B33216 , LMK05028 , LMK5B12204 , LMK04033 , LMK04000 , LMK04001 , LMK04011 , LMK04010 , LMK04002 , LMK04031 , LMK04610 ,
CDCE813-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e…
已回答
2 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
Answered
RE: [参考译文] CDCE813-Q1:控制和性能
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好, 如果您的输入频率(24.576MHz)低于最小 VCO 频率(70MHz),则需要对设备进行编程,并可以在 EEPROM 中写入数据。 为了消除抖动,它需要在 PLL 模式下运行(已启用 PLL) [引用 userid="514147" url="~/support/clock-time-group/clock -an-and -time/f/clock-time-forume…
2 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
Answered
RE: [参考译文] CDCE813-Q1:CDCE813-Q1和 CDCE813R02-Q1之间的差异
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好! 否、除了 S0配置之外、器件编程之间没有差异。 此致、 Julian
3 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
<
>
未找到您搜索的内容?发布一个新问题吧。
发布新问题