E2E™ 设计支持
Search
User
Site
Search
User
E2E™ 中文设计支持 >
论坛
放大器
API 解答
音频
时钟和计时
数据转换器
DLP® 产品
接口
隔离
逻辑
微控制器
电机驱动器
处理器
电源管理
射频与微波
传感器
站点支持
开关与多路复用器
工具
无线连接
参考译文
存档组
存档论坛
技术文章
模拟
汽车
DLP® 技术
嵌入式处理
工业
电源管理
TI 培训
快速入门
English
More
Cancel
Search tips
Showing 38 results
View by: Thread
Post
Sort by
Relevance
Oldest to Newest
Newest to Oldest
Answered
[参考译文] DAC3484EVM:EVM GUI 不启动
admin
Resolved
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/852439/
dac3484evm
-evm-guis-do-not-boot 器件型号:
DAC3484EVM
您好! 尝试在 Windows 10机器上安装 DAC348x 和 ADS540x EVM GUI…
Resolved
over 4 years ago
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
RE: [参考译文] DAC3484EVM:DAC3484EVM
admin
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 按下此 GUI 按钮无效。 这与
DAC3484EVM
板上的 CDCE62005是否存在温度相关性?
over 5 years ago
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
RE: 求助:DAC3484 IQ模拟输出底噪 很高 50dbm左右
Amy Luo
您好, 您提到的这些都有可能影响,也不一定是某一方面单独影响,影响的因素多了,噪声也就大了,建议您参考
DAC3484EVM
PCB layout: www.ti.com.cn/.../
DAC3484EVM
和数据手册中10 Layout指导说明。
over 5 years ago
数据转换器
数据转换器论坛
Answered
RE: [参考译文] LMK04828BEVM:LMK04828BEVM DCLK0输出电平、用于驱动 J9上的 DAC3484EVM CLKIN (即 CDCE62005外部时钟输入)
admin
Resolved
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Ron、 跳线设置: JP2 1-2 DAC3484 TXENABLE 好的 JP3 2-3 DAC3484睡眠(这个是正确的吗? 它被称为默认设置) 这看起来是正确的。 睡眠是一个高电平有效信号、因此对地分流将使 DAC 保持唤醒状态。 JP4 2-3 CDCE62005主输入 LVPECL 偏置使能 好的 JP5 1-2 CDCE62005基准输入选择 好的…
over 5 years ago
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
Answered
RE: [参考译文] LMK04828BEVM:I#39;m 将 LMK04828BEVM 连接到 DAC3484EVM...
admin
Resolved
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好 Ron、 LVPECL 输出阻抗较低、例如小于10欧姆。 因此、240欧姆发射极电阻器或120欧姆发射极电阻器的事实并不明显。 话虽如此、如果负载端接不好、LVPECL 输出与 LVDS 输出上可能会出现更多振铃。 通过在 LVPECL 输出端添加一个10至20欧姆的串联电阻器可以缓解这种情况。 我很少看到这是必要的。 当为 LVPECL 使用发射极电阻接地时、目的是对…
over 5 years ago
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
Answered
RE: [参考译文] DAC3484EVM:与 TSW1400配合使用
admin
Resolved
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 [引用用户="Ron Breding"] 您是否要将输入采样率乘以内插因子以实现正确的 DACCLK? 2x = 64MHz、4x = 128MHz、8x = 256MHz、16x = 512MHz 这是否与 Fsample"相同? [/报价] 是的、您的理解是正确的。 DACCLK 用于 DAC 的最终采样保持级、以创建模拟采样。 这将是样本的最终更新速率…
over 5 years ago
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
Answered
[参考译文] DAC3484EVM:安装孔的机械信息
admin
Resolved
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/752941/
dac3484evm
-mechanical-info-for-mounting-holes 器件型号:
DAC3484EVM
您好! 您是否可以提供显示安装孔位置的机械制图? 谢谢!
Resolved
over 5 years ago
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
Answered
RE: [参考译文] DAC3484EVM:CLKIN 不工作...
admin
Resolved
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 上面链接的设置是一个设置、它在 PRI_REF+上接收19.2MHz、1.5Vpk 正弦波并在 Y3上产生131.072MHz LVDS 信号、在 Y2上产生524.288MHz LVDS 信号。 我尝试了这种设置,因为我的测试设备中有一个0-30MHz 信号发生器。 这是因为 J9上的
DAC3484EVM
CLKIN 信号电平过低、而该信号电平最初是 LMK04828B_EVM…
over 5 years ago
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
Answered
RE: [参考译文] LMK04828BEVM:无可识别输出
admin
Resolved
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 是的、Rob 帮助我完成了
DAC3484EVM
环路滤波器设计、并最终确定了所有 LMK04828BEVM 设置。 我无法将信号输出移动到不同的输出端口。 对于接收10MHz 输入并在 ClkOut0和 ClkOut1上生成两个153.6MHz LVPECL20输出的 LMK04828BEVM、我想将 ClkOut1输出移至 ClkOut10或11、但似乎无法让卡这样做。 不确定这里发生了什么…
over 5 years ago
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
Answered
RE: [参考译文] DAC3484EVM:最大数据传输速度 TSW1400EVM ->;DAC3484EVM
admin
Resolved
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Majid、 遗憾的是、DAC3484不支持多速率或多插值设置。 每个 DAC3484芯片只能应用一组内插和数据速率。 -Kang
over 6 years ago
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
<
>
Didn't find what you are looking for? Post a new question.
Ask a new question