E2E™ 设计支持
搜索
用户
站点
搜索
用户
E2E™ 中文设计支持 >
论坛
放大器
API 解答
音频
时钟和计时
数据转换器
DLP® 产品
接口
隔离
逻辑
微控制器
电机驱动器
处理器
电源管理
射频与微波
传感器
站点支持
开关与多路复用器
工具
无线连接
参考译文
存档组
存档论坛
技术文章
模拟
汽车
DLP® 技术
嵌入式处理
工业
电源管理
TI 培训
快速入门
English
更多
取消
搜索提示
找到 37 个结果
查看 问题
帖子
排序依据
相关性
按时间顺序由远及近
按时间顺序由近及远
RE: DRA829J-Q1: MCSPI主从切换
?? ?
您好, 12.1.5.4.3.2部分没有找到master和slave切换的相关信息。请确认下MCSPI在master和slave切换的时候,正常工作状态下就可以切换,还是需要DRA829J重新reset ?
3 个月前
处理器
处理器论坛
Answered
[参考译文] DRA829J-Q1:ADC 输入电流限制
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1396204/
dra829j-q1
-adc-input-current-limitation 器件型号:
DRA829J-Q1
工具与软件: 相关线程指出、 如果 VDDA_ADC 将灌入电流、则可以将电流限制在4mA 或更低。 …
已回答
3 个月前
处理器(参考译文帖)
处理器(参考译文帖)(Read Only)
Answered
RE: [参考译文] DRA829J-Q1:铅涂层/焊球材料
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 大家好、 DRA829焊球是 SAC305。 此致、 Kyle
5 个月前
处理器(参考译文帖)
处理器(参考译文帖)(Read Only)
Answered
RE: [参考译文] DRA829J-Q1:ADC 输入电流限制
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 如果 VDDA_ADC 将灌入电流、则将电流限制在4mA 或更低是安全的。 凯文
7 个月前
处理器(参考译文帖)
处理器(参考译文帖)(Read Only)
[参考译文] DRA829J-Q1:ADC 输入泄漏电流
admin
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1361485/
dra829j-q1
-adc-input-leakage-current 器件型号:
DRA829J-Q1
SPRSP35J 表示 AIN = VSS 和 AIN = VDD_ADC 时 ADC 输入漏电流。 您能否提供满量程输入范围内的泄漏数据…
6 个月前
处理器(参考译文帖)
处理器(参考译文帖)(Read Only)
RE: [参考译文] DRA829J-Q1:OSPI 时序要求
admin
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好、TI 团队: 根据 DRA829J 数据表、最大 可实现的性能、在连接 QSPI 闪存时、应限制为~55MHz 的时钟(由于指定的设置/保持时间)、而不是最大值。 表明> 130MHz ->性能非常低,这不符合我们的期望。 因此、如果我们可以在
DRA829J-Q1
数据表的未来更新中考虑缩短设置/保持时间、上述问题将是我们关注的焦点。 您能否提供有关此主题的状态…
7 个月前
处理器(参考译文帖)
处理器(参考译文帖)(Read Only)
[参考译文] TDA4VH-Q1:用于 CPSW 调试的工具
admin
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1385711/tda4vh-q1-tooling-for-cpsw-debug 器件型号: TDA4VH-Q1 工具与软件: 尊敬的 TI: 我们在通过 systemd-networkd 配置常用平台交换机时遇到了一些问题(请参见…
4 个月前
处理器(参考译文帖)
处理器(参考译文帖)(Read Only)
Answered
RE: [参考译文] DRA829J-Q1:PCIe_REFCLK 作为输出
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的 Peter: 是否可以通过 Jacinto 内部资源为 SERDES0计时,并可 在 PCI_REFCLK0P/N 上输出该时钟以驱动端点参考时钟输入? 是的、没错。 对于软件、您找到的常见问题解答可用作参考: https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1004565…
9 个月前
处理器(参考译文帖)
处理器(参考译文帖)(Read Only)
Answered
RE: [参考译文] DRA829J-Q1:HS-SYSFW 器件:FS ->;固件证书身份验证失败
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好、Wolfram、 SDK 8.6似乎没有适用于 HS-SDK 器件的适当支持、但在我的 J721E SR1.1 FS 器件上使用8.6 FS 无法完全引导、尽管我确实看到、通过下面的修改、它已经超过了 TIFS 固件的加载范围。 我已经能够使用 SBL 引导流程成功使用 RTOS SDK 9.1验证电路板。 总之,我认为问题在于 HS-TIFS 二进制文件 FS (HS…
9 个月前
处理器(参考译文帖)
处理器(参考译文帖)(Read Only)
Answered
RE: [参考译文] DRA829J-Q1:DRA829/821是否支持 LIN 总线
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 根据参考的 e2e 线程、UART 模块不包含任何 LIN 特定的功能。 LIN 总线将需要通过软件使用基本 UART 接口实现。 器件上的所有 UART 都具有相同的功能。
9 个月前
处理器(参考译文帖)
处理器(参考译文帖)(Read Only)
>
未找到您搜索的内容?发布一个新问题吧。
发布新问题