E2E™ 设计支持
E2E™ 设计支持
  • 用户
  • 站点
  • 搜索
  • 用户
  • E2E™ 中文设计支持 >
  • 论坛
    • 放大器
    • API 解答
    • 音频
    • 时钟和计时
    • 数据转换器
    • DLP® 产品
    • 接口
    • 隔离
    • 逻辑
    • 微控制器
    • 电机驱动器
    • 处理器
    • 电源管理
    • 射频与微波
    • 传感器
    • 站点支持
    • 开关与多路复用器
    • 工具
    • 无线连接
    • 参考译文
    • 存档组
    • 存档论坛
  • 技术文章
    • 模拟
    • 汽车
    • DLP® 技术
    • 嵌入式处理
    • 工业
    • 电源管理
  • TI 培训
  • 快速入门
  • English
  • 更多
  • 取消


搜索提示
找到 764 个结果 查看 问题 帖子 排序依据
    Answered
  • [参考译文] DS90UB941AS-Q1:FPD 到 RGB 转换器

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1323058/ds90ub941as-q1-fpd-to-rgb-converter 器件型号: DS90UB941AS-Q1 尊敬的团队: 我在 设计中使用的是 DS90UB941AS。 我知道这会将 DSI 转换为 FPD。 我需要…
    • 已回答
    • 1 年多前
    • 接口(参考译文帖)
    • 接口(参考译文帖)(Read Only)
  • Answered
  • DS90UB941AS-Q1: FPD LINK III转DSI DESerializer

    feng chen
    feng chen
    已解决
    Part Number: DS90UB941AS-Q1 你好! 用DS90UB941AS-Q1做的DSI转FPD-Link III。现在需要对片FPD-Link III转回DSI来点MIPI DSI显示屏。请问对应的FPD LINK III转DSI DESerializer 吗?
    • 已回答
    • 1 年多前
    • 接口
    • 接口论坛
  • DS90UB941AS-Q1: DS90UB941AS-Q1-49#_LFDSI信号异常

    Andre CHEN
    Andre CHEN
    TI 认为已经解决
    Part Number: DS90UB941AS-Q1 车厂客退主机出现黑屏,经分析是941异常无输出,26#输入电压为0V,27#电压为1V,正常工作电压应该为0.54V; 此主机偶尔能恢复正常显示。 故障机 22#和23#的输出电压正常为0.54V,且有信号输出, 串口有输出日志如下截图。在kernel941驱动正常加载但是remote panel not found: 2. dump941寄存器数据,发现0x0C=0x25 检测到CSI输入错误。 3. 对MIPI-DSI输入信号进行测量…
    • 2 年多前
    • 接口
    • 接口论坛
  • Answered
  • [参考译文] DS90UB941AS-Q1:视频流停止和恢复

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1310927/ds90ub941as-q1-video-stream-stop-and-resume 器件型号: DS90UB941AS-Q1 尊敬的专家: 对于 UB941 (外部参考时钟)+ UB948系统,它是否支持 SoC 停止视频然后恢复…
    • 已回答
    • 1 年多前
    • 接口(参考译文帖)
    • 接口(参考译文帖)(Read Only)
  • [参考译文] DS90UB941AS-Q1:ub941用于2560*1440/30Hz

    admin
    admin
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1305535/ds90ub941as-q1-ub941-be-used-in-2560-1440-30hz 器件型号: DS90UB941AS-Q1 TI 您好: 我想 USB ub941驱动 屏幕 2560*1440/30Hz( Der 是…
    • 1 年多前
    • 接口(参考译文帖)
    • 接口(参考译文帖)(Read Only)
  • Answered
  • [参考译文] DS90UB941AS-Q1:I2C 直通配置

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1342696/ds90ub941as-q1-i2c-pass-through-configuration 器件型号: DS90UB941AS-Q1 Tier1天马/ OEM VW 大家好、 配置:SoC-941-948-SLAVE …
    • 已回答
    • 1 年多前
    • 接口(参考译文帖)
    • 接口(参考译文帖)(Read Only)
  • Answered
  • [参考译文] DS90UB941AS-Q1:硬件问题

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1287698/ds90ub941as-q1-hardware-issus 器件型号: DS90UB941AS-Q1 您好、TI 专家 是否可以提供 mipi 的时间序列图、类似于随附的图片
    • 已回答
    • 1 年多前
    • 接口(参考译文帖)
    • 接口(参考译文帖)(Read Only)
  • Answered
  • [参考译文] DS90UB941AS-Q1:DSI 参考时钟切换到内部时钟

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1344858/ds90ub941as-q1-dsi-ref-clock-switch-to-internal-clock 器件型号: DS90UB941AS-Q1 尊敬的专家: 客户配置 BRIDGE_CFG2寄存器(地址= 0x56)作为 …
    • 已回答
    • 1 年多前
    • 接口(参考译文帖)
    • 接口(参考译文帖)(Read Only)
  • Answered
  • [参考译文] DS90UB941AS-Q1:外部时钟问题

    admin
    admin
    已解决
    Other Parts Discussed in Thread: DS90UB941AS-Q1 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1296594/ds90ub941as-q1-external-clock-questions 器件型号: DS90UB941AS-Q1 您好,专家…
    • 已回答
    • 1 年多前
    • 接口(参考译文帖)
    • 接口(参考译文帖)(Read Only)
  • DS90UB941AS-Q1: UB941pixel clk和dsi clk关系咨询

    Peifeng Shi
    Peifeng Shi
    TI 认为已经解决
    Part Number: DS90UB941AS-Q1 <941 bring up guide.pdf>给出的 DSI 时钟频率与视频 PCLK 之间的转换按如下公式: f_ PCLK = (f_ DSI *N_ Lanes )/12 但是SOC在配置DSI CLK时一般为了一些blanking会对计算出的clk*1.2, 如下例所示: timing: h_active=1920, hbp=32, hfp=48, hsw=48, v_hactive=720, vbp=4, vfp=4, vsw…
    • 1 年多前
    • 接口
    • 接口论坛
<>

未找到您搜索的内容?发布一个新问题吧。

  • 发布新问题