请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 当然、如果您愿意的话。 我的理解是、使用一个良好的 FET 比并联两个普通的 FET 更好。 这提供了更好的 PCB 布局、具有更严格的开关电源环路(更低的寄生电感)。 另外、并联两个 FET 可以使 Rdson 减半、但电容是电容的两倍、因此它实际上只适用于400kHz 及以下的情况。
此致、
TIM
Part Number: LM5143 我在尝试使用TI的PowerDesign工具进行48V输入、30V30A的降压输出设计,DEMB连接至VDDA(PWM模式)。目前的问题是,在上管打开了约100ns后,上管便关闭了,当MOS管上管打开时,输出电压通过电感和分压电阻到达FB引脚时,FB引脚处并未达到0.6V。换句话说,在FB引脚并未达到0.6V,上管便关闭了。
Other Parts Discussed in Thread: LM5143 , LM5137-Q1 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1393415/lm5143-the-pmp21310-input-power-consumption…
Other Parts Discussed in Thread: LM5143 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/power-management-group/power-management/f/power-management-forum/1397939/lm5143-synchronisation-4th-channel-out-of-synch 器件型号…