E2E™ 设计支持
E2E™ 设计支持
  • 用户
  • 站点
  • 搜索
  • 用户
  • E2E™ 中文设计支持 >
  • 论坛
    • 放大器
    • API 解答
    • 音频
    • 时钟和计时
    • 数据转换器
    • DLP® 产品
    • 接口
    • 隔离
    • 逻辑
    • 微控制器
    • 电机驱动器
    • 处理器
    • 电源管理
    • 射频与微波
    • 传感器
    • 站点支持
    • 开关与多路复用器
    • 工具
    • 无线连接
    • 参考译文
    • 存档组
    • 存档论坛
  • 技术文章
    • 模拟
    • 汽车
    • DLP® 技术
    • 嵌入式处理
    • 工业
    • 电源管理
  • TI 培训
  • 快速入门
  • English
  • 更多
  • 取消


搜索提示
找到 170 个结果 查看 问题 帖子 排序依据
    Answered
  • RE: [参考译文] CDCLVP1102:CDCLVP1102的推荐设计

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 林国海 1. EVM 用户指南的第6节 显示了 EVM 原理图、是一个很好的起点。 数据表中的第9.1节 还提供了有关典型应用的更多信息。 2. 两个输出通道之间的延迟时间为10ps,TI 将其称为 CDCLVP1102的"输出偏斜"。 如果您确实需要 0输出偏斜的输出、则有更复杂的具有输出延迟功能的时钟发生器可生成完全同相且没有任何感知 偏斜的输出。 3.我们目前不提供任何汽车类…
    • 2 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] TMUXHS4212:适用于 PCIe Gen2.0数据和参考时钟的多路复用器/多路信号分离器开关

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 1:我们尚未使用3212或4212测试 PCIe REFCLK。 通常、我们建议为 PCIe REFCLK 使用时钟缓冲器、如 LMK00334 。 2:3212和4212是差分信号的命令
    • 4 年多前
    • 接口(参考译文帖)
    • 接口(参考译文帖)(Read Only)
  • Answered
  • [参考译文] CDCE949:关于未使用的端口

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK00334-Q1 , LMK00804B , CDCE949-Q1 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/721612/cdce949-about-the-unused-port 器件型号…
    • 已回答
    • 7 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • RE: CDCLVP1102的 输出如何得到满足pcie标准的100Mhz的时钟信号

    Seasat Liu
    Seasat Liu
    已解决
    看一下这个芯片吧 LMK00334 Four-Output PCIe/Gen1/Gen2/Gen3/Gen4 Clock Buffer and Level Translator
    • 8 年多前
    • 接口
    • 接口论坛
  • Answered
  • RE: [参考译文] CDCI6214:一些基本操作问题

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的 Vicente: 还有一点...我注意到 CDCx6214的正常模式输出阻抗典型值为28Ω Ω。 如果我们尝试设计50Ω Ω 单端阻抗(LVCMOS)、我们不希望串联电阻为22Ω Ω、而不是33Ω Ω? 此外、50Ω 我们需要将 Δ I 端接电阻器靠近驱动器吗? 此 E2E 博文提到、如果布线较长、那么将其靠近接收器可以提高性能。 https://e2e.ti.com…
    • 3 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] PCIe Gen 4时钟缓冲器

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的Patrick: 是的。 LMK0.0334万。 此致,Simon。
    • 8 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] HD3SS3411:PCIe REF CLK复用器/解复用器。

    admin
    admin
    已解决
    Other Parts Discussed in Thread: HD3SS3411 , TMUXHS4212 , TS3A5018 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/interface-group/interface/f/interface-forum/1095092/hd3ss3411-pcie-ref-clk-mux-demux 部件号: HD3SS3411 主题中讨论的其他部件…
    • 已回答
    • 4 年多前
    • 接口(参考译文帖)
    • 接口(参考译文帖)(Read Only)
  • RE: [参考译文] 寻求P2P时钟解决方案

    admin
    admin
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好, 您需要哪些功能? 我们的更换件没有确切下降,但我们在零延迟缓冲区类别下有类似的零件: www.ti.com/.../zero-delay-buffers-products.page 如果您只是在寻找符合PCIe 4.0 的缓冲区,则LMK0.0334万 (4输出)和LMK0.0338万 (8输出)都可以工作。 数据表目前未列出符合PCIe 4.0 标准的设备,但它们正在更新…
    • 8 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] LMK0.0304万:P2P替代

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好,Ilya, LMK0.0304万包含通用输出缓冲器(LVPECL,LVDS或HCSL),而LMK0.0334万仅支持HCSL输出。 这些零件大多是引脚对引脚兼容的。 唯一的区别是: 引脚9是LMK0.0334万中的CLKOUT_EN (启用输出)和LMK0.0304万中的CLKOUT_TYPE0 (选择输出类型) 引脚32是LMK0.0334万中的Vcc (电源…
    • 8 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] CDCLVP1102:用于PCIe时钟缓冲器的CDCLVP1102

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好,Arthur: PCIe时钟缓冲应用程序通常需要HSCL输出驱动程序。 请参阅LMK0.0334万。 此致 Arvind Sridhar
    • 9 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
<

未找到您搜索的内容?发布一个新问题吧。

  • 发布新问题