Other Parts Discussed in Thread: LMK03000 , CODELOADER 各位大侠,本人最近刚接触到lmk03000这款时钟芯片,萌生一个想法,就是在自己设计的板卡上,像评估板那样,将uwire信号引到25插针的lpt接口上,然后与调试机相连,采用codeloader软件对芯片进行控制,方便调试,不知是否可行,请大家给出意见,谢谢
Other Parts Discussed in Thread: DP83640 , LMK03000 , CDCM9102 请教各位专家:
我准备把83640用在分布终端上,让各终端与中心站进行高精度的时间同步。 根据AN-1730,主从设备都需要25MNz的本地参考时钟,我目前用的晶振精度不高,只能达到ms级,中心站和终端侧需要什么样的时钟精度?需要多高的同步频率才能保持5ns以内的同步误差?谢谢!
Other Parts Discussed in Thread: DAC5686 , TRF3705 , DAC3482 , LMK04906 , LMK03000 我用DAC5686 外部时钟模式,电路连接采用手册推荐电路 Figure48 Driving the DAC5686 With a Single-Ended TTL/CMOS Clock Source 右边的图,时钟信号由FPGA引脚输出,电平标准3.3VLVCOMS,对时钟的配置按照手册26页外部时钟部分推荐,当从FPGA提供的时钟小于120MHz…
Other Parts Discussed in Thread: LMX2581 , LMK03000 大家好!我需要产生30.4MHz的时钟,对时钟要求是频偏和相噪指标都得很好。因为没有高精度30.4MHZ的晶振,现拟采用10MHZ 的OCXO,经过LMX2581倍频到60.8MHz后再二分频降到30.4MHz,不知道这样行不行?请问大家能帮忙提供一个解决方案吗?
Other Parts Discussed in Thread: LMK03000 , CODELOADER LMK3000内置VCO锁相芯片使用中芯片温度很高(烫手,估计至少在80摄氏度以上),配置程序能够实现指定频率点的输出功能(即VCO的分频功能正常),但调整内外的滤波电路始终无法实现锁相功能,其CP输出脚始终在3.3V,个人判断是鉴相功能没有实现,请各位帮忙分析一下原因,是不是芯片坏了? 谢谢!
Other Parts Discussed in Thread: CDCE925 , LMK02002 , LMK03000 CDCE925 能正确控制,参考pdf其最小输出频率可达FIN/PDIV,但是实测一块板子,外部晶振27M,能够输出5K,这个怎么设置才能出来啊,我死活只能到26K,这个是27M/1023(27M是晶振频率、1023是pdiv1)的值!哪位用过的提个醒啊!