E2E™ 设计支持
E2E™ 设计支持
  • User
  • Site
  • Search
  • User
  • E2E™ 中文设计支持 >
  • 论坛
    • 放大器
    • 音频
    • 时钟和计时
    • 数据转换器
    • DLP® 产品
    • 接口
    • 隔离
    • 逻辑
    • 微控制器
    • 电机驱动器
    • 处理器
    • 电源管理
    • 射频与微波
    • 传感器
    • 站点支持
    • 开关与多路复用器
    • 工具
    • 无线连接
    • 存档组
    • 存档论坛
  • 技术文章
    • 模拟
    • 汽车
    • DLP® 技术
    • 嵌入式处理
    • 工业
    • 电源管理
  • TI 培训
  • 快速入门
  • English
  • More
  • Cancel


Search tips
Showing 9 results View by: Thread Post Sort by
  • 如何配置LMK03000锁相环芯片

    user5974025
    user5974025
    Other Parts Discussed in Thread: LMK03000 , CODELOADER , CLOCKDESIGNTOOL 大家好,请问如何配置LMK03000锁相环芯片? 祝好
    • over 1 year ago
    • 接口
    • 接口论坛
  • 能否将codeloader软件用于自己设计的lmk03000中

    hui liu13
    hui liu13
    Other Parts Discussed in Thread: LMK03000 , CODELOADER 各位大侠,本人最近刚接触到lmk03000这款时钟芯片,萌生一个想法,就是在自己设计的板卡上,像评估板那样,将uwire信号引到25插针的lpt接口上,然后与调试机相连,采用codeloader软件对芯片进行控制,方便调试,不知是否可行,请大家给出意见,谢谢
    • over 5 years ago
    • 接口
    • 接口论坛
  • Answered
  • 请问DP83640时钟源的问题

    ye huang1
    ye huang1
    Resolved
    Other Parts Discussed in Thread: DP83640 , LMK03000 , CDCM9102 请教各位专家: 我准备把83640用在分布终端上,让各终端与中心站进行高精度的时间同步。 根据AN-1730,主从设备都需要25MNz的本地参考时钟,我目前用的晶振精度不高,只能达到ms级,中心站和终端侧需要什么样的时钟精度?需要多高的同步频率才能保持5ns以内的同步误差?谢谢!
    • Resolved
    • over 7 years ago
    • 接口
    • 接口论坛
  • DAC5686 时钟问题请教

    lb james
    lb james
    Other Parts Discussed in Thread: DAC5686 , TRF3705 , DAC3482 , LMK04906 , LMK03000 我用DAC5686 外部时钟模式,电路连接采用手册推荐电路 Figure48 Driving the DAC5686 With a Single-Ended TTL/CMOS Clock Source 右边的图,时钟信号由FPGA引脚输出,电平标准3.3VLVCOMS,对时钟的配置按照手册26页外部时钟部分推荐,当从FPGA提供的时钟小于120MHz…
    • over 8 years ago
    • 数据转换器
    • 数据转换器论坛
  • Answered
  • 寻求产生30.4MHz时钟的方案设计

    Hu Li
    Hu Li
    Resolved
    Other Parts Discussed in Thread: LMX2581 , LMK03000 大家好!我需要产生30.4MHz的时钟,对时钟要求是频偏和相噪指标都得很好。因为没有高精度30.4MHZ的晶振,现拟采用10MHZ 的OCXO,经过LMX2581倍频到60.8MHz后再二分频降到30.4MHz,不知道这样行不行?请问大家能帮忙提供一个解决方案吗?
    • Resolved
    • over 8 years ago
    • 接口
    • 接口论坛
  • Answered
  • 使用National Clock Desige Tool 如何实现LMK04803的Single PLL模式设计

    WEN JAMES
    WEN JAMES
    Resolved
    Other Parts Discussed in Thread: LMK04803 , LMK04000 , LMK02000 , LMK03000 , CODELOADER 下载了National Clock Desige Tool , 在该设计软件里面,LMK04803被缺省设定为Dual PLL模式。 我的设计方案是Single PLL模式,只用PLL2,不用PLL1 : Crystal ------> PLL2------>Divider------>Delay------>Output.…
    • Resolved
    • over 8 years ago
    • 接口
    • 接口论坛
  • 有关时钟问题

    zhaojun zhang
    zhaojun zhang
    Other Parts Discussed in Thread: CDCE62005 , LMK03000 我用主芯片sy89429设计了一个时钟板,测得电流过大是怎么一回事,还有就是测得的波形为什么有二次谐波?下面是测得的波形图。谢谢!!
    • 120412_213225.jpg
    • View
    • Hide
    • over 10 years ago
    • 接口
    • 接口论坛
  • LMK3000锁相功能未实现问题

    lin lu
    lin lu
    Other Parts Discussed in Thread: LMK03000 , CODELOADER LMK3000内置VCO锁相芯片使用中芯片温度很高(烫手,估计至少在80摄氏度以上),配置程序能够实现指定频率点的输出功能(即VCO的分频功能正常),但调整内外的滤波电路始终无法实现锁相功能,其CP输出脚始终在3.3V,个人判断是鉴相功能没有实现,请各位帮忙分析一下原因,是不是芯片坏了? 谢谢!
    • over 10 years ago
    • 接口
    • 接口论坛
  • Answered
  • 使用CDCE925的问题,请教!

    lj dong
    lj dong
    Resolved
    Other Parts Discussed in Thread: CDCE925 , LMK02002 , LMK03000 CDCE925 能正确控制,参考pdf其最小输出频率可达FIN/PDIV,但是实测一块板子,外部晶振27M,能够输出5K,这个怎么设置才能出来啊,我死活只能到26K,这个是27M/1023(27M是晶振频率、1023是pdiv1)的值!哪位用过的提个醒啊!
    • Resolved
    • over 10 years ago
    • 接口
    • 接口论坛

Didn't find what you are looking for? Post a new question.

  • Ask a new question
关于 TI
公司 新闻和活动 投资者关系 企业公民意识 招贤纳士 联系我们
快速链接
TI E2E™ 设计支持论坛 客户支持中心 封装/包装 质量和可靠性  TI 大学计划 myTI 常见问题解答
采购
订购中心 订购帮助和常见问题解答 BOM 和交叉参考工具 快速添加到购物车 授权经销商
联系我们

数十年来,德州仪器 (TI) 一直在进步。我们是一家全球性的半导体公司,致力于设计、制造、测试和销售模拟和嵌入式处理芯片。我们的产品可帮助客户高效地管理电源、准确地感应和传输数据并在其设计中提供核心控制或处理。

Cookie 政策 隐私权政策 销售条款 使用条款 商标 网站反馈

© Copyright 1995-2021 Texas Instruments Incorporated。版权所有。

沪ICP备18023290号 China Police Logo 沪公网安备 31011502008906号