E2E™ 设计支持
搜索
用户
站点
搜索
用户
E2E™ 中文设计支持 >
论坛
放大器
API 解答
音频
时钟和计时
数据转换器
DLP® 产品
接口
隔离
逻辑
微控制器
电机驱动器
处理器
电源管理
射频与微波
传感器
站点支持
开关与多路复用器
工具
无线连接
参考译文
存档组
存档论坛
技术文章
模拟
汽车
DLP® 技术
嵌入式处理
工业
电源管理
TI 培训
快速入门
English
更多
取消
搜索提示
找到 301 个结果
查看 问题
帖子
排序依据
相关性
按时间顺序由远及近
按时间顺序由近及远
RE: LMK05318BEVM: 如何实现输入和输出时钟的相位同步
Amy Luo
美国工程师的回复:在这种情况下,您不需要使用DPLL。APLL2的49.152MHz输出可以锁相到XO输入12.288MHz。我建议仅使用APLL 器件,例如:
LMK03318
或CDCE6214(具有ZDM功能)。如果您需要输出对输入具有确定性锁相,则需要ZDM。 您可以设置XO=12.288 MHz,并使用APLL2生成49.152 MHz的输出。 让我知道你想使用哪个器件,以便我可以帮助配置
1 年多前
时钟和时序
时钟和计时论坛
RE: LMK03318: LMK03318
Kailyn Chen
您好, 1. fractional PLL mode 指的是小数PLL mode,比整数PLL mode下的jitter要大一些。 也就是说PLL的分频系数如果是小数的话,jitter比整数分频要大。 性能上没有什么区别,只是对于分频系数设置为整数和小数在jitter上的比较。 2. 您指的hard pin mode 模式,是的,这个模式下已经预置了64种配置模式,我们只要选择其中一种ROM设置,就能得到其中的频率输出。
2 年多前
时钟和时序
时钟和计时论坛
Answered
RE: [参考译文] LMK03318:输出引脚连接
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好 Ben、 一般而言、 只要没有时钟相位对齐要求、交流耦合差分信号的 P/N 引脚交换就很好。 相位噪声和抖动也应保持不变。 此致、 Connor
2 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
Answered
RE: [参考译文] LMK03318:PLL 偶尔失锁
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 你(们)好 澄清我之前说过的内容。 状态寄存器不能正常工作、但状态引脚可以正常工作。 您可以使用状态引脚输出锁定丢失 您可以进行配置
2 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
Answered
RE: [参考译文] LMK03318:不带 TICS Pro 的嵌入式设计的频率计算
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的 Anton: 如果 您选中 C:\ProgramData\Texas Instruments\TICS Pro\Configurations\Devices\Clock Generator-抖动 Cleaner (Single Loop)\
LMK03318
文件夹、则会有少量 python 文件、尤其是其中一个关于向导(
LMK03318
_wizard.py)的文件、该向导记录了用于确定哪种配置最佳以及是否可以满足给定配置的算法…
2 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
Answered
RE: [参考译文] LMK03318:VDDO_x 上电延迟
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好! 在分离电源轨条件下运行时、这些电源组之间应存在延迟。 请参阅 数据表中的12.4.4从分离电源轨上电。 一旦3.3V 电源电压达到2.72V、应施加1.8V 电源电压 1.8V 电源电压达到1.71V 时、应将 PDN 置为有效 此致、 Jennifer
2 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
Answered
RE: [参考译文] LMK03318:寄存器默认模式下的 I2C 从地址
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 希拉布林您好! 寄存器默认模式下的目标地址为1010111。 此致、 维森特
2 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
RE: [参考译文] LMK03318:时钟放大器;计时论坛
admin
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Shyam、您好! 电源配置看起来正确。 我无法对输出进行评论、因为我无法看到终端... 我也看不到 GPIO。 2.是的、您可以将未使用的输出保持悬空、因为您还可以在输出多路复用器上关闭未使用的输出。 在这种情况下、您应该遵循整数 N 模式 PLL 设置。 它取决于您需要的输出格式类型。 是的、只要它不是 LVCMOS、就足够了。 为此、您需要对 EEPROM 进行编程…
2 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
[参考译文] LMK03318:所有时钟丢失、无法对状态输出进行编程
admin
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1125830/
lmk03318
-loss-of-all-clocks-and-cannot-program-status-outputs 器件型号:
LMK03318
我有两个问题。 首先、我们有几个器件开始出现故障…
2 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
Answered
RE: [参考译文] LMK03806BEVAL:LMK03806B - PLL 未与晶振锁定|如何使用100MHz 板载晶体参考对491.52MHz OUT 进行编程
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好、Hima、 如果您将 XTAL 用于基准信号、 在用户控制选项卡中启用 EN_PLL_XTAL 晶振选项。 在 EVM 用户指南的第42页上、他们是 USB2ANY 2. LMK03806B 具有整数 PLL、因此该器件 无法 生成所需的491.52MHz 输出时钟频率。 我建议改用
LMK03318
。 此致、 维森特
2 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
<
>
未找到您搜索的内容?发布一个新问题吧。
发布新问题