Other Parts Discussed in Thread: LMK04808 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/692639/lmk00301-please-tell-me-part-to-part-output-skew-of-lvcmos…
Other Parts Discussed in Thread: LMK04808 , LMK04832 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/753371/lmk04828-clock-output-voltage 器件型号: LMK04828 主题中讨论的其他器件…
Other Parts Discussed in Thread: LMK04808 使用lmk04808 ,发现PLL1_DLD始终为低电平,PLL1_R和PLL1_N都为5,输入都是125M,分频后都应该是25M,将PLL1_R和PLL1_N设置成输出,测得波形如下图
由图发现经分频输入给鉴相器的信号相位几乎重合,此时环路滤波器的输出也稳定在1.7V,但此时锁定指示一直表示为未锁定,
另外PLL1_WND_SIZE和PLL1_DLD_CNT也试过多种组合配置,锁定指示始终表示未锁定。
请问:现在该如何调试确定问题…
Other Parts Discussed in Thread: LMK04808 使用lmk04808输出时钟驱动serdes,当PLL2锁定时输出的时钟频率正确,却无法驱动serdes正常工作;
但当PLL2失锁时输出的时钟反而可以驱动serdes工作;
使用示波器观察PLL2锁定时输出波形如下图,发现波形难以锁定;
而serdes正常工作时得时钟波形,示波器可以锁定,波形无重影;
请高手们帮忙分析。。。