E2E™ 设计支持
E2E™ 设计支持
  • 用户
  • 站点
  • 搜索
  • 用户
  • E2E™ 中文设计支持 >
  • 论坛
    • 放大器
    • API 解答
    • 音频
    • 时钟和计时
    • 数据转换器
    • DLP® 产品
    • 接口
    • 隔离
    • 逻辑
    • 微控制器
    • 电机驱动器
    • 处理器
    • 电源管理
    • 射频与微波
    • 传感器
    • 站点支持
    • 开关与多路复用器
    • 工具
    • 无线连接
    • 参考译文
    • 存档组
    • 存档论坛
  • 技术文章
    • 模拟
    • 汽车
    • DLP® 技术
    • 嵌入式处理
    • 工业
    • 电源管理
  • TI 培训
  • 快速入门
  • English
  • 更多
  • 取消


搜索提示
找到 1,578 个结果 查看 问题 帖子 排序依据
    Answered
  • [参考译文] LMK04828:SYNC/SYSREF_REQ 引脚只是 GPIO 还是时钟引脚?

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04828 , LMK04832 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/960891/lmk04828-sync-sysref_req-pin-is-just-a-gpio-or-clock…
    • 已回答
    • 5 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04828:在单环路模式下、PLL2无法锁定

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04828 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/944835/lmk04828-in-single-loop-mode-pll2-cannot-lock 器件型号: LMK04828 …
    • 已回答
    • 5 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04828:PLL1有时会锁定、有时不会锁定?

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04828 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/942260/lmk04828-pll1-locked-sometimes-while-sometimes-not 器件型号: LMK…
    • 已回答
    • 5 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04828:複数デバイスを使用した時の 各デバイスの同期を取る方法教えてください。μ A

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04828 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1026756/lmk04828 器件型号: LMK04828 LMK04828を4デバイス使用した時に、各LMK04828の出力を同期させることはできますか…
    • 已回答
    • 4 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • LMK04828的默认输入时钟

    大国
    大国
    Other Parts Discussed in Thread: LMK04828 请问: 1、在POR状态,LMK04828选择使用OSCin、CLKin0、CLKin1中的哪一个时钟作为工作时钟? 2、如果没有工作时钟输入,是否可以通过SPI接口配置LMK04828的寄存器?
    • 5 年多前
    • 接口
    • 接口论坛
  • Answered
  • RE: [参考译文] ADC32RF45EVM:来自 ADC32RFXX EVM GUI LMK04828配置

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好、先生、 很抱歉稍后回复、是的、我们使用的原理图与 ADC32RF45EVM 板相同。 我想指定我们只有最大200MHz 的信号发生器、那么您能告诉我们可以使用此信号发生器和 GUI 如何为此频率配置 GUI 参数。 另外、请提供有关 LMK04828参数配置的信息。
    • 5 年多前
    • 数据转换器(参考译文帖)
    • 数据转换器(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04828:SPI 3线读取时序

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04828 , LM74 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/923412/lmk04828-spi-3-wire-read-timing 器件型号: LMK04828 主题中讨论的其他器件…
    • 已回答
    • 5 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04828:需要.dll &AMI 模型文件

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04828 , ADS54J66 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/933871/lmk04828-require-dll-ami-model-file 器件型号: LMK04828 …
    • 已回答
    • 5 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04828:CLKIN0用于具有电阻分压器的单端模式

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04828 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/957336/lmk04828-clkin0-used-in-single-end-mode-with-resistor-divi…
    • 已回答
    • 5 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] LMK04828:LMK04832

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Itamar 您好! 我有两个想法: 许多输出与100MHz 杂散成分相结合、可生成更大的100MHz 杂散。 这可以通过使用 CLKoutX_Y_PD 位禁用除一个之外的所有输出并查看杂散性能是否得到改善来进行测试。 如果100MHz 杂散是由多个输出组成的组合、除了在输出之间增加更多间距(并可能使某些杂散处于禁用状态)外、减少这些杂散没有太多的工作要做。 LMK04832…
    • 5 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
<>

未找到您搜索的内容?发布一个新问题吧。

  • 发布新问题