Part Number: LMK04832 为了优化相噪,LMK04832配置时钟输出时,IDL和ODL的配置一般怎么考虑,有没有统一的做法?还是说根据所研发产品的实际情况去调试,由调试结果决定是开启还是关闭改配置?
比如245.76MHz需要优化相噪一般是否开启IDL和ODL,2949.12MHz一般怎么配置IDL和ODL。如果同一颗芯片中,245.76MHz开启了IDL和ODL,那么是否有可能对2949.12MHz的时钟产生更严重的干扰。
Other Parts Discussed in Thread: LMK04832 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1348655/lmk04832-lmk04832-help-getting-synchronized-clock-outputs…
Other Parts Discussed in Thread: LMK04832 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1347587/lmk04832-phase-aligned-outputs-from-multiple-lmk04832s 器件型号…
Other Parts Discussed in Thread: LMK04832-SEP 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1345461/lmk04832-sep-leakage-current-for-digital-input-output…
Other Parts Discussed in Thread: LMK04828 , LMK04832-SP 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1343625/lmk04832-sp-how-to-terminate-lvds-output-to-fpga…