E2E™ 设计支持
E2E™ 设计支持
  • 用户
  • 站点
  • 搜索
  • 用户
  • E2E™ 中文设计支持 >
  • 论坛
    • 放大器
    • API 解答
    • 音频
    • 时钟和计时
    • 数据转换器
    • DLP® 产品
    • 接口
    • 隔离
    • 逻辑
    • 微控制器
    • 电机驱动器
    • 处理器
    • 电源管理
    • 射频与微波
    • 传感器
    • 站点支持
    • 开关与多路复用器
    • 工具
    • 无线连接
    • 参考译文
    • 存档组
    • 存档论坛
  • 技术文章
    • 模拟
    • 汽车
    • DLP® 技术
    • 嵌入式处理
    • 工业
    • 电源管理
  • TI 培训
  • 快速入门
  • English
  • 更多
  • 取消


搜索提示
找到 763 个结果 查看 问题 帖子 排序依据
    Answered
  • [参考译文] LMK04832:TIDA-01442参考设计 Y1振荡器件

    admin
    admin
    已解决
    Other Parts Discussed in Thread: TIDA-01442 , LMK04832 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1025456/lmk04832-tida-01442-reference-design-y1-oscillator…
    • 已回答
    • 4 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] LMK04832:LMK04832相位噪声降低。 针对抖动敏感型时钟分配的杂散消除

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Liam、您好! 感谢您的回答。 时钟迹线布置在内层上,彼此之间的距离大于20mm。 可能会排除迹线之间的串扰。 我们进行了大量测试、并尝试将有噪声的单端信号更改为不同的 LMK04832输出。 结果始终相同。 一旦单端10MHz 输出打开、就会出现杂散。 此外、当我们将10MHz 输出设置为差分模式(LVDS)时、杂散会变低(~130dBc)、但仍然存在。 …
    • 6 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • [参考译文] MSP430F5438A:从 LMK04832器件读取

    admin
    admin
    Other Parts Discussed in Thread: LMK04832 , MSP430F5438A 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/microcontrollers/msp-low-power-microcontrollers-group/msp430/f/msp-low-power-microcontroller-forum/1007710/msp430f5438a…
    • 4 年多前
    • MSP 低功耗微控制器(参考译文帖)
    • MSP 低功耗微控制器(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] LMK04832:SCLK 上无 SYSREF 输出

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Daniel、您好! 在寄存器映射中、您似乎正确配置了输出(CLKout3、CLKout9、CLKout13)。 另一方面、我看到您有 SYNC_1SHOT_EN=1、我认为这可能是您问题的根源。 在 LMK0482x 中、针对每个 SDCLKoutY 路径分别复制了单次触发。 在 LMK04832中、单次触发现在对所有输出都是通用的、并且位于 SYSREF_MUX 之后的 SYSREF…
    • 4 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] LMK04832:SYSREF 同步

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的 Derek: 我已经执行了这个过程、现在可以调整 SYSREF 路径的延迟。 再次感谢您的帮助、 Liam
    • 4 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04832:用于双 PLL 的 PLLatinum Sim

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04832 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/976863/lmk04832-pllatinum-sim-for-dual-pll 器件型号: LMK04832 尊敬的先生/女士:…
    • 已回答
    • 4 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] LMK04832:同步单个 LMK04832的输出和时钟树验证、实现三个 ADC12DJ3200同步和确定性延迟

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 1、启动异步同步触发器、将生成一个未完成的周期。 这是 runt 脉冲。 同步时、将所有输出静音、无欠压脉冲。 退出同步、正常输出、无欠压脉冲 2、LMK04832中没有 CLKin0/CLKin1到 OCSout 的内部路径。
    • 6 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04832:环路滤波器组件的放置

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04832 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/984255/lmk04832-placement-of-loop-filter-components 器件型号: LMK04832 …
    • 已回答
    • 4 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04832:VCO0超出范围:最小调谐频率约为2.51GHz

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04832 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1004163/lmk04832-vco0-out-of-range-minimum-tuning-frequency-is-around…
    • 已回答
    • 4 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04832:LVPECL 输出格式仅使用一个端口

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04832 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/994065/lmk04832-lvpecl-output-format-only-use-one-port 器件型号: LMK048…
    • 已回答
    • 4 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
<>

未找到您搜索的内容?发布一个新问题吧。

  • 发布新问题