E2E™ 设计支持
E2E™ 设计支持
  • 用户
  • 站点
  • 搜索
  • 用户
  • E2E™ 中文设计支持 >
  • 论坛
    • 放大器
    • API 解答
    • 音频
    • 时钟和计时
    • 数据转换器
    • DLP® 产品
    • 接口
    • 隔离
    • 逻辑
    • 微控制器
    • 电机驱动器
    • 处理器
    • 电源管理
    • 射频与微波
    • 传感器
    • 站点支持
    • 开关与多路复用器
    • 工具
    • 无线连接
    • 参考译文
    • 存档组
    • 存档论坛
  • 技术文章
    • 模拟
    • 汽车
    • DLP® 技术
    • 嵌入式处理
    • 工业
    • 电源管理
  • TI 培训
  • 快速入门
  • English
  • 更多
  • 取消


搜索提示
找到 763 个结果 查看 问题 帖子 排序依据
    Answered
  • RE: [参考译文] LMK04832:仅分配模式下的残余相位噪声

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好! LMK04832更好。 它使用 CML 输出格式将输入直接旁路到输出、以实现偶数时钟输出。 73、 Timothy
    • 6 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04832:单 PLL 模式还是双 PLL 模式?

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/774205/lmk04832-single-or-dual-pll-mode 器件型号: LMK04832 我对 LMK 具有非常"良好"的输入基准、但它相对较慢(10MHz)。 SYSREF 输出应与输入基准具有确定的相位关系…
    • 已回答
    • 6 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04832:为什么在将内部 VCO1设置为3440.64MHz 时 PLL 锁定(在 PLL1断电模式下)

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/853185/lmk04832-why-pll2-locked-when-setting-internal-vco1-to-3440-64mhz-under-pll1-power-down 器件型号: LMK0483…
    • 已回答
    • 6 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04832:运行 USB2ANY 适配器需要哪些信号?

    admin
    admin
    已解决
    Other Parts Discussed in Thread: USB2ANY , LMK04832 , LMK04832EVM 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/795945/lmk04832-which-signals-are-required-to…
    • 已回答
    • 6 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04832:4线 SPI MISO 配置

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04832 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/720895/lmk04832-4-wire-spi-miso-configuration 器件型号: LMK04832 计划使用4线…
    • 已回答
    • 7 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04832:与时钟输出频谱耦合的 SYSREF 噪声

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04832EVM 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/796170/lmk04832-sysref-noise-coupled-into-the-clock-output-spe…
    • 已回答
    • 6 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04832:有关 SPI 电路的问题

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04828 , LMK04832 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/742998/lmk04832-question-about-spi-circuit 器件型号: LMK04832 …
    • 已回答
    • 7 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] WEBENCH®︎工具/LMK04832:环路滤波器设置

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04832 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/763162/webench-tools-lmk04832-loop-filter-settings 器件型号: LMK04832 工具…
    • 已回答
    • 6 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK04832:基于 DLD 退出

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK04832 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/698512/lmk04832-exit-based-on-dld 器件型号: LMK04832 您好! 我对 LMK04832有疑问…
    • 已回答
    • 7 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] LMK04832:PLL2将不会锁定

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 感谢 Alan 的回答、我最终确定了问题是什么。 使用 TICS Pro 重新生成配置后、我注意到我使用的原始配置未启用 PLL2预分频器(默认情况下为关闭)。 在解决该问题后、我能够使 PLL2正常锁定。
    • 7 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
<>

未找到您搜索的内容?发布一个新问题吧。

  • 发布新问题