E2E™ 设计支持
E2E™ 设计支持
  • 用户
  • 站点
  • 搜索
  • 用户
  • E2E™ 中文设计支持 >
  • 论坛
    • 放大器
    • API 解答
    • 音频
    • 时钟和计时
    • 数据转换器
    • DLP® 产品
    • 接口
    • 隔离
    • 逻辑
    • 微控制器
    • 电机驱动器
    • 处理器
    • 电源管理
    • 射频与微波
    • 传感器
    • 站点支持
    • 开关与多路复用器
    • 工具
    • 无线连接
    • 参考译文
    • 存档组
    • 存档论坛
  • 技术文章
    • 模拟
    • 汽车
    • DLP® 技术
    • 嵌入式处理
    • 工业
    • 电源管理
  • TI 培训
  • 快速入门
  • English
  • 更多
  • 取消


搜索提示
找到 90 个结果 查看 问题 帖子 排序依据
    Answered
  • [参考译文] LMK5B33216EVM:DPLL/APLL 相锁

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1470412/lmk5b33216evm-dpll-apll-phase-lock 器件型号: LMK5B33216EVM 工具与软件: 您好! 我们在使用 DPLL3的基准输入配置、该配置似乎消除了其锁定状态信号的丢失…
    • 已回答
    • 8 个月前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK5B33216EVM:REF0不会针对所有三个 DPLL 进行锁定

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1466161/lmk5b33216evm-ref0-not-locking-for-all-three-dplls 器件型号: LMK5B33216EVM 工具与软件: 您好! 我可能在这里缺少明显的东西、但无论如何…
    • 已回答
    • 8 个月前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • [参考译文] LMK05318B:LMK05318B 的问题

    admin
    admin
    Other Parts Discussed in Thread: LMK05318B 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1341408/lmk05318b-questions-of-lmk05318b 器件型号: LMK05318B 尊敬的团队: …
    • 1 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK5B33216EVM:RMS 抖动高于预期

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK5B33216EVM 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1251314/lmk5b33216evm-rms-jitter-is-higher-than-expected 器件型号…
    • 已回答
    • 2 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • LMK05318: 应用咨询

    zheng shi
    zheng shi
    TI 认为已经解决
    Part Number: LMK05318 Other Parts Discussed in Thread: LMK5C33216 , LMK5B33216 您好! 我们现在想做一个相对简化的 1588 同步方案,打算使用 TI 的 LMK05318 这个方案,有以下几个问题需要咨询 下图是我们方案的框图,我们的目的是使这样的N个设备通过1588同步起来 我个人的理解,Switch从上一级恢复出1588的clock,输出给LMK05318的参考时钟输入,LMK05318的两个输出时钟(25M和24M)会自动同步到1588…
    • 2 年多前
    • 时钟和时序
    • 时钟和计时论坛
  • Answered
  • RE: [参考译文] LMK04832:PLL 不会通过 VCOCXO 锁定为外部 VCXO

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好、Grant、 感谢您提供所有这些信息。 当您更改 PFD 时、您是否也更改了环路滤波器值? 如果您没有锁定、这就是您的 PLL 未锁定的原因。 我在 PLLatinum Sim 中使用新的 PFD 运行仿真、之前的环路滤波器拓扑为17度、这会使环路滤波器不稳定、无法锁定 PLL。 相反、我建议您的环路滤波器具有以下值: 环路滤波器取决于 PFD、环路滤波器组件、电荷泵和…
    • 2 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] 寻找具有超低相位噪声和低漂移功能的PLL/时钟清理解决方案

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1099395/looking-for-pll-clock-clean-up-solution-with-ultra-low-phase-noise-low-wander-capabilities 主题中讨论的其他部件…
    • 已回答
    • 3 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK5B33216EVM:频率和相位调节10 MHz

    admin
    admin
    已解决
    Other Parts Discussed in Thread: LMK5B33216EVM 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1330542/lmk5b33216evm-frequency--and-phase--adjusted-10-mhz 器件型号…
    • 已回答
    • 1 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • [参考译文] LMK0.4828万BEVM:跟踪的CPout1保持模式测试程序

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1098362/lmk04828bevm-tracked-cpout1-holdover-mode-test-procedure 部件号: LMK0.4828万BEVM 线程中讨论的其他部件: LMK0.5318万 ,…
    • 已回答
    • 3 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • Answered
  • RE: [FAQ] [参考译文] [常见问题解答] AM6442、AM6441、AM6422、AM6421、AM6412、 AM6411定制电路板硬件设计- SERDES - SERDES0接口

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的电路板设计人员: 请参阅以下有关 SERDES0用例的输入-续 AM6442:AM64 PCIe REFCLK https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1208861/am6442-am64-pcie-refclk AM6442:串行器/解串器输入时钟(SERDES0_REFCLK…
    • 1 年多前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
<

未找到您搜索的内容?发布一个新问题吧。

  • 发布新问题