Zhenxiang Gao 说: 我使用100MHz作为FPGA ILA的抓取时钟,如果有25us的触发
不是25us,是25ns。
请问你现在FPGA输出的frame sync的宽度是多少?
下面的信息可以在DFP包里的mmWave-Radar-Interface-Control.pdf文档里找到:
If hardware triggered mode is used, the SYNC_IN pulse width should be less than 4 us. Also, the minimum…
你好,
建议配置Regular ADC。
你可以在DFP包里的文档mmWave-Radar-Interface-Control.pdf里看到下面的信息:
Low power ADC mode is mandatory on a 5 MHz part variant (for
e.g. xWR1642), Normally if IF BW <= 7.5MHz then low power
mode setting is recommended.
你好,
AWR2944的某些参数是不能动态修改的,如果要改动需要重启芯片。具体哪些参数是需要重启芯片后才能修改,可以参考DFP包里的mmWave-Radar-Interface-Control.pdf。下面是摘抄的部分内容,可以看到channelcfg是一个static config,它只在给定的一个供电电源周期有效,必须要重启芯片才能改动。
5.2 Sub blocks related to AWR_RF_STATIC_CONF_SET_MSG 5.2.1 Sub block 0x0080 – …