Other Parts Discussed in Thread: SN74LVC1G07 Dear Sir,
We are using SN74LVC1G07 for 3.3V UART to 1.8V UART. The VCC=1.8V, A port = 3.3V input, Y port = 1.8V output. The design of SN74LVC1G07 is shown in below.
Does this design will casuing latch-up?
Other Parts Discussed in Thread: SN74LVC1G07 , SN74LV1T34 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/logic-group/logic/f/logic-forum/765925/sn74lvc1g07-need-another-device-to-replace-sn74lvc1g07 器件型号: SN74LVC1G…
Other Parts Discussed in Thread: SN74LVC1G07 , SN74LVC1G17 单端信号线要经过buffer/driver驱动,选用器件的时候,有SN74LVC1G07(OD output)与SN74LVC1G17(push-pull output)。看到其他人的设计电路,在传输距离较短时,采用SN74LVC1G17(push-pull output)这个器件;在传输距离较长时(线路要经过背板转接),选用的是SN74LVC1G07(OD output)。但从这两个芯片的datasheet中看到…
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 开漏输出本身实际上不具有高电平状态。 数据表中的"H"条目假设有一个上拉电阻器、这会产生误导。
与非 EP 版本没有区别。 最近更新了非 EP 数据表(在 SN74LVC1G07数据表中、修订版 AD 中的"H"更改为"Z")。