E2E™ 设计支持
搜索
用户
站点
搜索
用户
E2E™ 中文设计支持 >
论坛
放大器
API 解答
音频
时钟和计时
数据转换器
DLP® 产品
接口
隔离
逻辑
微控制器
电机驱动器
处理器
电源管理
射频与微波
传感器
站点支持
开关与多路复用器
工具
无线连接
参考译文
存档组
存档论坛
技术文章
模拟
汽车
DLP® 技术
嵌入式处理
工业
电源管理
TI 培训
快速入门
English
更多
取消
搜索提示
找到 55 个结果
查看 问题
帖子
排序依据
相关性
按时间顺序由远及近
按时间顺序由近及远
Answered
RE: [参考译文] SN74LVC2G125:SN74LVC2G125问题
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的 Jimmy: 否。 在 VCC = 5V 时、VIH 最小值为0.7* VCC = 3.5V。 A 处于 VIH 最小值和 VIL 最大值之间、可能会损坏器件;Y 端口可能会显示为逻辑高电平、但此性能可疑且无法保证。 此致! 马尔科姆
7 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC2G125:输出阻抗
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 根据最大 VOL/IOL 和(VCC −VOH )/IOH 规格可计算最坏情况下的输出阻抗。 输出阻抗的典型值大约是它的一半。
9 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC2G07:具有使能功能的双路缓冲器(开漏)
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 没有集成器件可以做到这一点。 但当输入为高电平时、开漏缓冲器的输出会被禁用;或者、三态缓冲器输出在被禁用时的行为类似于高开漏输出。 因此、请使用 SN74LVC2G07并将输入信号和/OE 输入与或门相结合、例如 SN74LVC2G32。 或者、使用
SN74LVC2G125
、将其输入连接到您的输入、然后将其/OE 连接到输入和/OE 信号的或组合。 如果使能信号为高电平有效…
8 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC125A:OD 配置
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 输出晶体管及其体二极管即使被禁用、仍然存在。 (该器件不具有 Ioff 功能。) 使用小尺寸逻辑器件(SN74LVC1G125、
SN74LVC2G125
)或漏极开路器件(SN74LVC07A)。
9 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC2G125:Ioff 特性可保护逻辑栅极在未上电时不通过 IO 引脚供电?
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 请参阅 II 规格及其测试条件。 无需电流限制。
1 年多前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC1G126-Q1:缓冲器73MHz 信号之后的[Harman]信号完整性
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 在1.8V 电压下、2N7001T-Q1的驱动强度(8mA)实际上比 LVC (4mA)要高。 或者、使用多个并联 LVC 输出(
SN74LVC2G125
-Q1、SN74LVC125A-Q1)。
11 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: SN74LV541A-Q1: 100MHz及以上开关频率的Buffer选型(同向和反向均需要)
Amy Luo
已解决
TI筛选网页后来我又研究了下,重新筛选出如下产品推荐给您。 可以三态输出的反向buffer请看下: SN74LVC2G240 2通道 SN74LVC1G240 1通道 同向buffer请看下 单通道: SN74LVC1G125 SN74LVC1G126 双通道:
SN74LVC2G125
SN74LVC2G126 很抱歉,上次推荐的反向buffer SN74LVC1G04-Q1 不是三态输出,它是Push-Pull输出。
1 年多前
逻辑
逻辑论坛
Answered
RE: [参考译文] SN74LVC2G125:具有三态输出的双路总线缓冲器闸
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 如果两个从器件使用同一接地、则可以在隔离器之前组合其 MISO 信号。 在您图像中所示的架构中、您需要具有三态输出的缓冲器。 将任何建议的'2G125器件用于低电平有效控制信号、或将'2G126用于高电平有效控制信号。
1 年多前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC2G125:TI 的 PSpice:SN74LVC2G125输出使能未按预期工作
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好、Christian、 我认为我发现了以下问题: 圆圈中的电感器不应出现、这会导致输出在高阻抗状态下发生接地短路。 我现在没有一个好的解决方法-这个错误似乎影响了我们的很多三态模型(我检查的所有'125函数也有这个错误)。 作为变通方法、您可以在输出端使用开关来模拟高阻态(这实际上是模型在内部的工作方式)。 我将在我们的建模系统中解决这个问题、并推出 PSpice…
1 年多前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC2G07:SN74LVC2G07
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 '07缓冲器的开漏输出需要一个上拉电阻器、因此不可能具有高阻抗状态。 使用具有三态输出的缓冲器、即
SN74LVC2G125
、SN74AUP2G125、SN74AUC2G125。 这些器件具有可过压输入(LVC 高达5V、AUP/AUC 高达3.3V)。
1 年多前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
>
未找到您搜索的内容?发布一个新问题吧。
发布新问题