E2E™ 设计支持
搜索
用户
站点
搜索
用户
E2E™ 中文设计支持 >
论坛
放大器
API 解答
音频
时钟和计时
数据转换器
DLP® 产品
接口
隔离
逻辑
微控制器
电机驱动器
处理器
电源管理
射频与微波
传感器
站点支持
开关与多路复用器
工具
无线连接
参考译文
存档组
存档论坛
技术文章
模拟
汽车
DLP® 技术
嵌入式处理
工业
电源管理
TI 培训
快速入门
English
更多
取消
搜索提示
找到 33 个结果
查看 问题
帖子
排序依据
相关性
按时间顺序由远及近
按时间顺序由近及远
Answered
[参考译文] SN74LVC3G34:SN74LVC3G34DCUR 的标记
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1309233/
sn74lvc3g34
-the-marking-for-
sn74lvc3g34
dcur 器件型号:
SN74LVC3G34
大家好、 您可以检查
SN74LVC3G34
DCUR 的标记吗? 客户发现了两种不同类型的标记。 一条线只有一行、另一条线是两条线…
已回答
3 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC3G34:有关器件的热性能数据
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的 Rohit: 结果如下: 结果-θ JA 高 K (标准数据表值) 185.3 结果-θ JC、顶部(标准数据表值) 115.6 结果-θ JB (标准数据表值) 97.8 结果-Ψ JT (标准数据表值) 41.2 结果-Ψ JB (标准数据表值) 96.8 此致! 马尔科姆
4 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC3G34:输入转换上升或下降速率
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 请参阅 [FAQ]慢速或浮点输入如何影响 CMOS 器件?
8 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
RE: [参考译文] SN74ALVC14:SN74ALVC14DR
admin
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 原理图看起来正常。 当您将逆变器的输入接地后、它们会尝试将其输出驱动为高电平。 因此、强制将它们的输出置为低电平将产生短路、产生的电流可能会损坏它们。 我不明白这会真正改善行为的原因。 您能否更详细地描述一下逆变器输出信号的问题是什么? 请显示示波器轨迹;没有它、您无法获得帮助。 (获得三个缓冲输出的最简单方法是
SN74LVC3G34
。)
4 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
[参考译文] SN74LVC3G34:不同通道的延时时间
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/logic-group/logic/f/logic-forum/1244829/
sn74lvc3g34
-time-delay-for-different-channels 器件型号:
SN74LVC3G34
大家好、 您能帮忙检查 不同频道的延时时间吗? 我们只能在 DS 上找到 tpd。 谢谢。 布赖恩
已回答
9 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC3G34:原理图审阅
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 未使用的输入必须具有有效电压(连接到 VCC 或 GND)。 否则、看起来正常。
1 年多前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC3G34:搜索 SGPIO 缓冲区
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 维基百科说,SGPIO 是一条普通的集电极开路总线,因此74xx07可以正常工作。
2 年多前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC3G34:为 SPI 接口寻找缓冲器
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好! 除了上述建议外、还有一个新发布的器件、针对 SPI 缓冲或电平转换进行了优化: https://www.ti.com/product/TXU0304 https://www.ti.com/product/TXU0304-Q1 它可以支持1.1至5.5V 电源配置、并且可以在两个 VCC 轨上共享一个电源以进行缓冲、或者在每个 VCCA 和 VCCB 上具有不同的电源以用于电平转换…
2 年多前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] 对于50R线路上具有500ps上升/下降时间的3V逻辑信号的建议?
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 如果线路以50 Ω 端接,则需要60 mA驱动器。 您可以组合逻辑缓冲器的多个输出,如
SN74LVC3G34
。 但它们的上升/下降时间未指定,并且可能过长。 借助UCC2.7517万等更强大的驱动装置,您可以缩短上升/下降时间。 其指定的上升/下降时间为几纳秒,负载为1.8 nF;负载较小时,您可能可以。 如果您想要50 Ω 的源阻抗,则需要6 V电源。 所以我们忽略这一点…
2 年多前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74AXC4T245:增加 SN74AXC4T245的输出驱动器
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 允许这样做;请参阅 [FAQ]我能否将 CMOS 逻辑设备的两个输出直接连接在一起? 将单通道电平转换器(如 SN74AXC1T45)与更强的缓冲器(如 SN74LVC2G34/
SN74LVC3G34
/SN74LVC125A)相结合可能更便宜。
2 年多前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
>
未找到您搜索的内容?发布一个新问题吧。
发布新问题