E2E™ 设计支持
搜索
用户
站点
搜索
用户
E2E™ 中文设计支持 >
论坛
放大器
API 解答
音频
时钟和计时
数据转换器
DLP® 产品
接口
隔离
逻辑
微控制器
电机驱动器
处理器
电源管理
射频与微波
传感器
站点支持
开关与多路复用器
工具
无线连接
参考译文
存档组
存档论坛
技术文章
模拟
汽车
DLP® 技术
嵌入式处理
工业
电源管理
TI 培训
快速入门
English
更多
取消
搜索提示
找到 31 个结果
查看 问题
帖子
排序依据
相关性
按时间顺序由远及近
按时间顺序由近及远
Answered
信号叠加的解决办法
Parallal
已解决
Other Parts Discussed in Thread: TLE2072 ,
THS3062
, THS4631 , TINA-TI 您好, 我使用FPGA产生一个5MHz的时钟信号,0V-3.3V。为了测试产品的稳定性,需要在这个时钟信号的低电平位置叠加一个脉冲信号,此脉冲信号也是由FPGA产生,频率约为250Mhz。 我的问题是: ①:怎样控制脉冲信号的幅值,使其可以在0V到5V内可控?如需选用放大器,请问我需要的放大器的带宽满足什么条件? ②:怎样把脉冲信号叠加到时钟信号上? ③:怎样把反向脉冲信号…
已回答
12 年多前
放大器
放大器论坛
<
未找到您搜索的内容?发布一个新问题吧。
发布新问题