E2E™ 设计支持
E2E™ 设计支持
  • 用户
  • 站点
  • 搜索
  • 用户
  • E2E™ 中文设计支持 >
  • 论坛
    • 放大器
    • API 解答
    • 音频
    • 时钟和计时
    • 数据转换器
    • DLP® 产品
    • 接口
    • 隔离
    • 逻辑
    • 微控制器
    • 电机驱动器
    • 处理器
    • 电源管理
    • 射频与微波
    • 传感器
    • 站点支持
    • 开关与多路复用器
    • 工具
    • 无线连接
    • 参考译文
    • 存档组
    • 存档论坛
  • 技术文章
    • 模拟
    • 汽车
    • DLP® 技术
    • 嵌入式处理
    • 工业
    • 电源管理
  • TI 培训
  • 快速入门
  • English
  • 更多
  • 取消


搜索提示
找到 6,740 个结果 查看 问题 帖子 排序依据
  • RE: [参考译文] AM3358:USB 主机-协助打开 EP1

    admin
    admin
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Chris、您好! 经过额外的讨论后,我们无法分享任何有关此问题的其他文档。 我们有一个 IP 设计规范需要 IP 公司- TI -客户之间签订3路 NDA、我们认为这最终不会有什么帮助、因为我们很少提供此文档、并且我们认为它不利于驱动程序开发。 如上所述,Starterware 支持已取消近4-5个 yrs,并已替换为您已评估并拒绝的 PDK -另外,从2022年开始,由于我们不再支持…
    • 2 年多前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • RE: [参考译文] AM6442:Marvell 交换机88E6341的设备树

    admin
    admin
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 以下是一些详细信息: #环境 *我们有一个 PHY (TI DP83867)连接到 CPSW3G 的 RGMII1、MDIO 地址为0x0 *我们有一个交换机(Marvell 88E6341)与 CPSW3G 的 RGMII2连接、MDIO 地址为0x1 *我们使用如下所示的器件树(请参阅"器件树"部分) *我们运行 TI 实时内核08.02.00.006-RT…
    • 3 年多前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • [参考译文] AFE58JD48:如何为2个协同工作的 AFE58JD48配置 JESD204B LMFS、K 参数

    admin
    admin
    Other Parts Discussed in Thread: AFE58JD48 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/data-converters-group/data-converters/f/data-converters-forum/1483357/afe58jd48-how-to-config-jesd204b-lmfs-k-parameters-for…
    • 10 个月前
    • 数据转换器(参考译文帖)
    • 数据转换器(参考译文帖)(Read Only)
  • Answered
  • [参考译文] AM6421:π μ F 类型的滤波器隔离 VDDS_MMC0 和 1.8V 模拟系统

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1465634/am6421-isolation-of-vdds_mmc0-and-1-8v-analogue-systems-by-type-of-filter 器件型号: AM6421 工具/软件: 你(们)好 我还有一个问题 …
    • 已回答
    • 11 个月前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • [参考译文] AM6442:以太网无法接收 IPv6 邻居请求数据包(平均每 50 次重新引导 1 次)

    admin
    admin
    Other Parts Discussed in Thread: AM6442 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1562983/am6442-ethernet-fails-to-receive-ipv6-neighbour-solicitation-packets-1…
    • 4 个月前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] SK-AM62A-LP:如何测试与 SK-AM62A-LP EVM 的 CAN 通信?

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好、Hayden! AM62Ax 没有板载 CAN-FD 收发器、因此 AM62Ax 器件树源文件上没有收发器节点。 但是、 TI SDK 支持器件树覆盖、可用于动态覆盖 AM62Ax 器件树。 如果 AM62Ax .WIC 映像刷写到 SD 卡中、则应在根分区中找到此覆盖文件。 可以通过在 U-boot 期间停止 AM62Ax 启动并执行以下命令来加载覆盖层: Hit any…
    • 2 年多前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] AM3358:PTP PDK_AM335x_1_0_17图像支持

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好、 我希望它的 PTP 不是 P2P。 正确吗? 基于 Linux 或 TI-RTOS 的开发? 我也在内部进行了检查。 同时、我可以找到以下进行类似讨论的相关主题。 https://e2e.ti.com/support/processors-group/processors/f/processors-forum/1190248/processor-sdk-am335x…
    • 2 年多前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • RE: [参考译文] LMK04828:如何设置 JESD 时钟?

    admin
    admin
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Daniel、您好! 感谢您提供详尽的信息。 既然您使用的是 TI-204C-IP、那么让我们从头开始。 当您将 MASTER_RESET VIO 从0切换到1时、PLL 状态是否显示为0x3? 谢谢,Chase
    • 1 年多前
    • 时钟和时序(参考译文帖)
    • 时钟和时序(参考译文帖)(Read Only)
  • RE: [参考译文] TDA4VM:[ETH][CPSW9G]如何将 CPSW9G 端口速率设置为2.5Gbps?

    admin
    admin
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 要使用 ETHFW CPSW9G、请将端口1和端口2设置为2.5Gbps SGMII。 现在使用以下配置、端口2无法连接外设(此处忽略端口1和外设)。 在哪里配置仍然存在问题? ethfw/utils/board/src/j721e/board_j721e_evm.c static EthFwBoard_MacPortCfg gEthFw_gesiMacPortCfg[] =…
    • 10 个月前
    • 处理器(参考译文帖)
    • 处理器(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] ADC12DJ3200:ADC 和 Xilinx FPGA 之间的 SYNC 信号不稳定

    admin
    admin
    已解决
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 你好,junsha 您是否使用 FPGA 供应商提供的 JESD204 IP 内核? 此设计是基于此处的 Xilinx 还是 Altera 示例固件? 在软件标题部分下向下查看页面。 通常、接收到的数据中的某些错误会导致 SYNC 被置为有效。 在发出 SYNC 信号之前、RX IP 会报告哪些错误? 此致、 Jim B
    • 7 年多前
    • 数据转换器(参考译文帖)
    • 数据转换器(参考译文帖)(Read Only)
<>

未找到您搜索的内容?发布一个新问题吧。

  • 发布新问题